|
IC库存索引: | A B C D E F G H I J K L M N O P Q R S T U V W X Y Z 0 1 2 3 4 5 6 7 8 9 |
最新IC库存 |
新闻资讯 |
当前位置:首页 > 新闻资讯 |
EP1AGX50DF1152I6N
EP1AGX35DF780I6N EP1AGX50CF484C6N EP1AGX50DF1152C6N EP2AGX125EF29I6N EP2AGX95EF35I6N EP2A40B724I9N EP2A40F1020I8N EP2A40F672I8N EP2A25F672I8N EP2A25B724I7N EP2A15FF672I8N EP2A15B724I7N EP2A15F672I8N EP2AGX95EF35C6N EP2AGX125EF35C5N EP2A40B724C9N EP2A40F1020C8N EP2A40F672C8N EP2A25F672C8N EP2A25B724C7N EP2A15FF672C8N EP2A15B724C7N EP2A15F672C8N EP4SE530F40I3N EP4SE290H29I2N EP4SE290F40I2N EP4SE680H35I3N EP4SE680F43I3N EP4SE680F40I3N EP4SE360H29I2N EP4SE360F40I2N EP4SE290F35I2N EP4SE230F29I2N EP4SE110F29I2N EP4SGX530NF45I2N EP4SGX530KH40I2N EP4SGX530HH35I2N EP4SGX230KF40I2N EP4SGX230HF35I2N |
C7Z010-1CLG225C原装现货热销/Xilinx品牌代理/价格/图片/PDF 发布时间:2017/1/2 11:48:25 在Zynq®家族7000是基于Xilinx All Programmable SoC架构。这些产品集成了功能丰富的双核或 单核ARM®皮质™- A9型处理系统(PS)和28 nm的Xilinx可编程逻辑(PL)在一个单一的设备。手臂
Cortex-A9处理器是PS的心,还包括片上存储器、外部存储器接口,以及丰富的外设
连接接口。
I / O外设和接口
•两个10 / 100 / 1000高速以太网MAC外设
IEEE 802.3和IEEE 1588协议版本2的支持
•分散聚集DMA能力
1588牧师的认可。2 PTP帧
•GMII,RGMII接口,和SGMII
•两个USB 2 OTG外设,每个最多支持12个端点
•USB 2兼容的设备IP核
•支持的GO,高速,全速,低速
模式
•英特尔EHCI兼容的USB主机
•8 ULPI外部PHY接口
•两CAN 2.0B标准的CAN总线接口
•可以中立主义可以2.0-b 118981-1和ISO标准
兼容
•外部PHY接口
•两SD/SDIO 2.0/mmc3.31兼容控制器
•两全双工SPI端口三外围芯片的选择
•两高速UARTs(1 MB / s)
•两主从I2C接口
•GPIO和四位的银行,其中54位可以用
PS I / O(的22b 32B和银行的银行)和高达64位
(两银行32b)与可编程逻辑
•多达54种灵活的多路复用I/O(MIO)外围引脚分配
互连
•在PS和PS和PL之间的高带宽连接
•ARM AMBA AXI的®
•对延迟和带宽控制关键大师的QoS支持
处理器单元(APU)的应用
•2.5 MHz CPU /人均dmips
•CPU:到1千兆赫的频率
•multiprocessor支持相干
●基于架构。
•trustzone®安全
•thumb®2指令集
•jazelle®RCT执行环境体系结构
•neon™媒体处理引擎
•单和双精度向量浮点单元(vfpu)
•coresight™和程序跟踪宏单元(PTM)
•定时器和中断
•三个看门狗定时器
•一个全球计时器
•双三重定时器计数器
缓存
•4、32 KB的1级指令和数据高速缓存设置的关联
(独立的每个CPU)
•8路512 KB二级高速缓存设置的关联
(在CPU之间共享)
•字节帧支持
片上存储器
•引导ROM芯片
●256 KB的RAM(CMO)
•字节帧支持
外部存储器接口
•多协议的动态内存控制器
•16位或32位的接口到DDR3,DDR2,ddr3l,或lpddr2
记忆
•支持16位ECC的模式
•单地址空间使用1GB的秩(8,16或32位宽。
记忆
•静态存储器接口
•8位数据总线上的存储器和64字节的支持
•并行NOR闪存支持
•onfi1.0 NAND Flash的支持(1位ECC)
•1位2位的SPI SPI,SPI,4位(二,四或四的SPI SPI)(8位)
NOR闪存的串行
可配置逻辑块(CLB)
•查找表(LUT)
•触发器
•级联加法器
36 KB的RAM块
真正的双端口
高达72位宽
•配置为双18 KB的RAM块
数字信号处理
18×25符号乘法
48位加法器/累加器
25位前置加法器
可编程I / O块
•支持LVCMOS,LVDS和SSTL
•1.2V至3.3V的I / O
•可编程I/O延迟和SerDes
JTAG边界扫描
•IEEE 1149.1兼容的测试接口
PCI Express®块
•支持根复杂和端点配置
•最多支持Gen2速度
支持多达8个车道
串行收发器
多达16个接收器和发射器
支持高达12.5 GB / s的数据传输速率
两个12位模拟到数字转换器
芯片上的电压和温度传感
•多达17个外部差分输入通道
•每秒一百万个样本最大转换率
一个FPGA的Zynq-7000家庭提供的灵活性和可扩展性,同时提供性能,功率,和易用性
通常与ASIC、ASSP相关。在Zynq-7000系列器件的范围,允许设计者的目标
成本敏感,以及高性能的应用程序从一个单一的平台,使用行业标准工具。而每一个
在Zynq-7000系列器件包含相同的PS,PL和I/O资源的不同设备之间。其结果是,
Zynq-7000和zynq-7000s SoC能够服务于广泛的应用范围包括:
•汽车辅助驾驶,驾驶员信息和信息娱乐
•广播电视摄像机
工业电机控制,工业网络和机器视觉
IP和智能相机
•LTE射频与基带
医学诊断和成像
•多功能打印机
视频和夜视设备
在Zynq-7000架构实现自定义逻辑实现在PS的PL和定制软件,它允许
独特而有区别的系统功能的实现。PS与PL的集成允许水平
性能:双芯片解决方案(例如,一个FPGA的ASSP)不匹配,由于其有限的I/O带宽、延迟,
权力预算。
赛灵思Zynq-7000的家庭提供大量的软IP。单机和Linux设备驱动程序可用于
在PS和Vivado设计套件,®开发环境,使产品快速外设
软件,硬件和系统工程师的发展。采用基于ARM的PS也带来了广泛的
第三方工具和Xilinx公司的现有的PL系统结合IP供应商。
应用程序处理器的加入使高级操作系统支持,例如,Linux。其他的标准操作
采用Cortex-A9处理器系统也可用于Zynq-7000家族。
PS和PL是在单独的电源域,使这些设备的用户断电的功率PL
管理如果需要。在PS的处理器总是启动第一,允许以软件为中心的方法PL
配置。PL的配置是通过运行在CPU上的软件管理,它类似于一个专用的靴子。
|
|