安盛半导体
网站首页 |公司介绍 |库存中心 |品牌中心 |新闻资讯 |在线询价 |联系我们
IC型号查找: 
安盛半导体
IC库存索引:A B C D E F G H I J K L M N O P Q R S T U V W X Y Z 0 1 2 3 4 5 6 7 8 9
最新IC库存  
新闻资讯
当前位置:首页 > 新闻资讯  


DS90C185SQE原装现货热销/TI品牌代理/价格/图片/PDF
发布时间:2016/12/24 9:33:23

 ds90c185便携式•典型功率50毫瓦的低功耗串行器在75 MHz PCLK时钟

电池供电的应用程序,减少了规模
•开车到1400x1050 60赫兹(SXGA+)主机GPU与RGB接口
显示器的显示。
•2.94 Gbps的吞吐量24位RGB加三视频控制信号
•两种操作模式:24位和18位RGB序列化和转换为LVDS兼容水平
•25 - 105 MHz像素时钟支持发送4数据+时钟(4D + C)减少宽度
LVDS兼容接口。LVDS接口•单1.8V的电源
FPD链路兼容(1)反序列化器和许多
•睡眠模式基于LVDS显示。这些接口
•扩频时钟兼容性普遍支持的液晶显示模块与“LVDS”或
FPD链路/ flatlink单像素的输入接口。•小6mm x 6mm×0.8毫米WQFN封装
显示了1400x1050 60 fps的支持
24 bpp的颜色深度应用。18 BPP也可以
支持由一个专门的模式与3D + C输出。•电子书功耗的LVCMOS最小化
•媒体平板设备设计和1.8V供电的核心和VDDIO轨。
•上网本ds90c185在小型48引脚WQFN提供
•便携式显示器封装和功能单一的1.8V的电源操作
最低的功耗(典型值50 mW)。
存在不同的颜色映射选项。检查与解串器/ TCON装置,颜色映射
用于确保应用程序的兼容映射。的ds90c185支持单像素接口
无论是24bpp或18bpp颜色深度。
提供了四的ds90c185 LVDS数据线和一个LVDS时钟线(4D + C)为28的LVCMOS数据
输入。28位接口通常为24位RGB数据,3位视频控制(HS,VS和德)
和一个备用位可以忽略,用于L / R信令或作为通用位功能。单像素
24bpp 4D + C LVDS接口的映射如图13所示。一个像素18bpp模式也支持
利用18b_mode销。在这种配置txout3输出通道在该®拯救
功率。它的各自的输入被忽略。该映射如图12所示。
ds90c185将宽的并行LVCMOS输入总线LVDS数据进入FPD链路。该设备可以配置
支持rgb-888(24位色)或rgb-666(18位色)。的ds90c185具有省电功能
包括:可选视频点播,18位/ 24位模式选择,和电源下降引脚控制。
在每个输入像素时钟周期,数据从D [ 27:0 ]被序列化并赶出txout [3:0] + / - TxCLKOUT -
+ /—。如果18b_mode低,然后txout3 + / -断电和相应的LVCMOS输入信号
忽略.
输入的像素时钟的范围可以从25兆赫到105兆赫,共导致700 Mbps的最大有效载荷(28
位×25MHz)2.94 Gbps(28位×105 MHz)。每个LVDS驱动器将时速每输入7位操作
时钟周期,产生一个175 Mbps的串行线路速率735 Mbps。TxCLKOUT - + / -将运行在相同的速率
作为一个时钟占空比57:43。
像素时钟边缘选择(RFB)
RFB引脚确定边缘,输入数据被锁存对LVCMOS。如果其高,输入数据
在像素时钟的上升沿锁存(CLK)。如果带宽低,输入的数据是在下降的
像素时钟的边缘。注:这可以独立设置接收器的输出时钟频闪。ds90c185已协助管理功耗的几个特点。的18b_mode引脚允许
ds90c185断电为rgb-666未使用的LVDS驱动器(18位色)的应用。如果没有时钟应用
在CLK引脚,该ds90c185将进入低功耗状态。把ds90c185在最低功耗状态,这
装置可以关机驱动PDB引脚低。ds90c185提供省电功能。当该设备已断电,电流通过
电源引脚被最小化,PLL关闭。LVDS驱动器也采用了他们
输出拉至GND通过100Ω电阻器。18b引脚可用于进一步节省功率通过关闭各银行第四LVDS驱动器时
应用程序只需要18位色或3D + C LVDS。设置18b引脚为逻辑高,该®txout3
+ /—。对于24位颜色应用此引脚应设置为逻辑低。请注意,掉电功能
在该®功能优先。有28个数据输入的ds90c185。这些输入通常使用24或18位RGB视频1,2或3
视频控制信号(HS,VS和DE)输入和一个备用位,可用于L / R信令或功能作为
通用位。所有的LVCMOS输入引脚被设计为1.8V的LVCMOS逻辑。所有的LVCMOS输入,包括
时钟,数据和配置引脚有一个内部下拉电阻设置默认状态。如果任何的LVCMOS
输入是未使用的,他们可以离开,因为没有连接(NC)或连接到地面。VDD电源引脚不需要对序列的比功率和可以开机按任意顺序。
然而,PDB引脚应设置为逻辑高过所有电源引脚的电源是稳定的。主动
时钟和数据输入不应该应用于ds90c185直到所有的输入电源引脚被驱动
对,解决推荐工作电压和PDB引脚被设置为逻辑高。
用户体验可能会受到系统供电方式和LCD屏幕功率下降的影响.。这个
推荐以下顺序:
上电顺序(ds90c185 PDB输入最初的低):
1。加大LCD电源(也许0.5ms到10ms)但保持背光关闭。
2。等待其他0-200ms确保显示噪声不会发生。
三.切换ds90c185掉电引脚PDB = VIH。
4。启用视频源输出;开始发送黑色视频数据。
5。发送> 1ms黑色视频数据;这使得ds90c185是相位锁定,并显示出黑色
数据的第一。
6。开始发送真正的图像数据。
7。使背光。
降低功率序列(ds90c185 PDB输入最初的高):
1。禁用LCD背光,等待在LCD数据表中指定的最低时间为背光去低。
2。视频源输出数据从主动视频数据切换到黑色图像数据(所有可见像素变黑);驱动
此为> 2帧时间。
三.集ds90c185掉电引脚PDB = GND。
4。禁用视频源的视频输出。
5。从LCD面板上取下最低系统功率。


  • 热销库存

    EP4SE360H2   EP4SE360F4   EP4SE290F3  
    EP4SE230F2   EP4SE110F2   EP4SGX530N  
    EP4SGX530K   EP4SGX530H   EP4SGX230K  
  • 优势库存

    EPF10K50FI   EPF10K50FI   EPF10K500V  
    EPF10K30AF   EPF10K200S   EPF10K200S  
    EPF10K50VB   EPM9560ABI   EPM8820ABI  
  • 热门IC品牌

    MICROCHIP   TOSHIBA   NXP  
    VISHAY   INFINEON   TI  
    AVAGO   ADI   ST  
  • 关于我们

  • 公司简介
  • 招聘信息
  • 联系我们


  • © 2013 -2017 深圳市安盛创科技有限公司 版权所有    粤ICP备12084219号