|
IC库存索引: | A B C D E F G H I J K L M N O P Q R S T U V W X Y Z 0 1 2 3 4 5 6 7 8 9 |
最新IC库存 |
新闻资讯 |
当前位置:首页 > 新闻资讯 |
EP1AGX50DF1152I6N
EP1AGX35DF780I6N EP1AGX50CF484C6N EP1AGX50DF1152C6N EP2AGX125EF29I6N EP2AGX95EF35I6N EP2A40B724I9N EP2A40F1020I8N EP2A40F672I8N EP2A25F672I8N EP2A25B724I7N EP2A15FF672I8N EP2A15B724I7N EP2A15F672I8N EP2AGX95EF35C6N EP2AGX125EF35C5N EP2A40B724C9N EP2A40F1020C8N EP2A40F672C8N EP2A25F672C8N EP2A25B724C7N EP2A15FF672C8N EP2A15B724C7N EP2A15F672C8N EP4SE530F40I3N EP4SE290H29I2N EP4SE290F40I2N EP4SE680H35I3N EP4SE680F43I3N EP4SE680F40I3N EP4SE360H29I2N EP4SE360F40I2N EP4SE290F35I2N EP4SE230F29I2N EP4SE110F29I2N EP4SGX530NF45I2N EP4SGX530KH40I2N EP4SGX530HH35I2N EP4SGX230KF40I2N EP4SGX230HF35I2N |
PTN3460BS原装现货热销/NXP品牌代理/价格/图片/PDF 发布时间:2016/11/28 10:11:39 ptn3460是(嵌入式)DisplayPort的LVDS桥装置,使连接
之间的(嵌入式)DisplayPort(EDP)源和LVDS显示面板。它的过程
传入的DisplayPort(DP)流,执行DP协议转换和LVDS
处理流的LVDS格式发送。
ptn3460有两个高速端口:接收面临DP源端口(例如,
CPU / GPU /芯片组),传输面临的LVDS接收器端口(例如,LVDS显示。
面板控制器)。的ptn3460可以在链路速率1.62 Gbit/s或接收DP流
2.7 Gbit/s可以支持1通道或双线DP操作。它与DP源通过
DP辅助(AUX)DP链路训练和设置的交易通道。
它支持单总线、双总线LVDS和每像素18位色彩深度信号或
24位每像素和像素时钟频率高达112兆赫。LVDS数据包装可以
通过VESA或JEIDA格式。同时,DP AUX接口传输
我
C在辅助命令和LVDS面板支持edid-ddc通信。以
支持面板无EDID ROM的ptn3460可以效仿EDID ROM的行为
避免在系统视频BIOS的具体变化。
ptn3460提供了高度的灵活性,以适合不同的网络环境下。它
支持三个配置选项:多层次配置引脚,DP AUX接口,和
我
I2C总线接口。
ptn3460可以通过只有3.3 V电源供电或双电源供电(3.3 V或1.8 V),
可在hvqfn56 7毫米7毫米封装0.4 mm间距。
设备特点
嵌入式微控制器的片上非易失性存储器(NVM)允许灵活性
在固件更新
LVDS面板上电顺序控制(下)
固件控制面板的电源上(下)序列的时序参数
不需要外部定时参考
EDID ROM仿真支持面板没有EDID ROM
支持EDID结构V1.3
芯片EDID仿真多达七个不同的EDID数据结构
EDP遵循生成PWM信号或PWM信号通过电子源
符合DP v1.2和v1.1a
兼容V1.2、V1.1 EDP
支持主要的链接操作1或2车道(默认模式是双线操作)
支持主要的链路速率:降低比特率(1.62 Gbit/s)和高比特率(2.7 Gbit/s)
支持1 Mbit / s的辅助通道
支持原生AUX和I2C在辅助交易
支持下传播减少电磁干扰
集成50终端电阻的阻抗匹配上提供的主要环节
通道和辅助通道
高性能自动接收均衡使信道补偿优化,
设备配置的灵活性和在CPU / GPU省电
支持EDP认证选项:交替器复位(ASSR)和种子
交替帧
支持快速链路训练和全环节训练
支持DisplayPort的误符号率的测量
2.3 LVDS发送器的功能
兼容ANSI/TIA/EIA eia-644-a-2001标准
支持RGB数据包装按照JEIDA和VESA数据格式
支持像素时钟频率从25兆赫到112兆赫
支持单LVDS总线操作达112百万像素/秒
支持双LVDS总线操作高达224百万像素/秒
支持颜色深度选项:18位,24位
程控中心像素时钟频率来降低EMI传播
支持19201200在60 Hz分辨率双LVDS总线模式
可编程LVDS信号摆动预补偿信道衰减或允许
节约用电
支持PCB编程路由的灵活性:
LVDS总线交换
通道交换
微分信号对交换
支持数据使极性编程
为–I2C总线接口访问EDID存储器可达400 kbit/sDDC控制
电源:具有片上调节器
3.3 V10%(集成稳压器的开关)
3.3 V 10%、1.8 V 5%(集成稳压器关闭)
:8 kV HBM ESD,1 kV CDM
操作温度范围:0C至70 C
hvqfn56封装7毫米7毫米,0.4毫米间距;暴露中心垫热救济
电气接地
ptn3460是(嵌入式)DisplayPort的LVDS桥芯片,处理输入
DisplayPort(DP)流,执行DP LVDS协议转换和传输
处理流的LVDS格式。参考2“ptn3460”框图图。
ptn3460组成的:
•DisplayPort接收器
•LVDS发送器
系统控制和操作
ptn3460 DisplayPort接收器consisting of implements了2车道的链接和手
频道。
以其先进的信号处理能力,它可以处理的快速链接培训金全链接
培训计划。ptn3460 implements了高性能汽车均衡器and receive
时钟数据恢复(CDR)算法,以及,它确定和选用最佳
Setting for given频道业务环境。given that the device is targeted
由for embedded显示连接,都显示认证与复制
保护方法3A(Alternate扰码种子复位)和方法(Enhanced 3B
Framing)are supported as per EDP,1.2。
ptn3460 DPCD寄存器可以通过DP源通过辅助通道。它
支持本机辅助交易和I2C在辅助交易。
本地辅助交易是用于访问ptn3460 DisplayPort的配置数据
(DPCD)寄存器(例如,便于衔接训练,检查错误条件,等)和
我
C在辅助交易进行所需的任何访问DDC总线
(例如,EDID读取)。
鉴于hpdrx引脚通过一个集成的下拉内部连接到GND
电阻(> 100 K),DP源会看到hpdrx引脚为低表明
DisplayPort接收器是没有准备好时,设备没有动力。这有助于避免提高
虚假事件的源头。上电后,ptn3460继续推动HPDRX pin LOW
直到完成内部初始化。在这之后,ptn3460 HPD信号的产生
通知DP来源并采取纠正措施(S)。
8.1.1 DP链路
ptn3460能够运行在DP双线或1通道模式。默认的是双线
操作模式(对齐ptn3460 DCPD登记00002h,
max_lane_count = 2)。
有两种方法可以使一个应用1通道操作:
•连接通道ptn3460 DP DP源。这使得DP源
决定/只使用所需的车道数显示分辨率的基础上。
•连接只有1车道(dp0_p,dp0_n)对DP源和修改DPCD登记
00002h,max_lane_count ' 1 '通过恩智浦I2C配置实用程序修改
内部配置表。请参考NXP更多细节
Flash在AUX和DOS实用程序。
8.1.2 DPCD寄存器
DPCD寄存器描述v1.1a VESA DisplayPort 1.2规格的细节和
ptn3460支持高版本1.2。
ptn3460配置寄存器可以通过DP辅助通道的访问
GPU / CPU,如果需要。他们是定义在供应商特定区域开始在基地
地址0x00510h。所以任何配置登记可在高地址访问
通过添加寄存器偏移和基地址。
ptn3460支持下DP链路传播,这反映在DPCD登记
在地址0003h max_downspread。此外,DP源控制
向下传播和通知通过在DPCD登记downspread_ctrl ptn3460
登记00107h。
关键的一方面是,系统设计人员必须注意输入视频的有效负载
在DP链路带宽和LVDS的带宽(对于一个给定的像素频率,
SSC深度)当时钟扩展启用。此外,系统的另一个方面
设计师是保证LVDS(面板)TCONs装卸SSC调制LVDS
信号。
|
|