|
||||||||||||||||||||||||||||
|
| IC库存索引: | A B C D E F G H I J K L M N O P Q R S T U V W X Y Z 0 1 2 3 4 5 6 7 8 9 |
| 当前位置:首页 > 新闻资讯 |
|
|
EPC16UI88N原装现货热销/Altera品牌代理/价格/图片/PDF 发布时间:2016/8/9 15:12:31 EPC设备提供以下功能: Altera®•单芯片配置方案
ACEX®
1K,先端®
20K(包括APEX 20K,埃佩克斯
20kc,和顶20ke),先端2,阿里亚®
GX,旋风®
,Cyclone II,Flex®
10K(包括Flex
10ke和Flex 10kA),水星®
,Stratix®
II,和Stratix II GX器件
•包含4 -,8 -,和16兆闪存的配置数据存储
在芯片上的减压功能几乎增加了有效的配置密度
标准闪存芯片和控制器芯片结合到单片堆叠芯片封装
外部闪存接口支持Flash和外部处理器访问的并行编程
内存的未使用部分
使用外部闪存接口闪存块或扇区保护能力
•支持epc4和以设备
页面模式支持远程和本地重新配置与多达八个配置的整个
系统
•兼容的Stratix系列远程系统配置功能
•支持字节范围的配置模式快速被动并行(FPP)与一个8位数据输出每DCLK
周期
•支持真正的n位并行配置(n = 1,2,4,8)Altera FPGAs
•引脚可选2毫秒或100毫秒的上电复位(POR)时间
配置时钟支持可编程输入源和频率合成
支持多个配置时钟源(内部振荡器和外部时钟输入引脚)
外部时钟源频率高达100兆赫
•内部振荡器默认为10 MHz,你可以计划‐高频率的内部振荡器
33、50种,和66兆赫
时钟合成支持使用用户可编程分频计数器
•可在100引脚塑料四方扁平封装(PQFP)和88引脚超FineLine BGA(UFBGA)
包装
•垂直迁移的所有设备在100引脚PQFP封装支持之间
电源电压为3.3 V(核心和I / O)
•硬件符合IEEE 1532标准在系统可编程(ISP)规范
•支持ISP使用果酱标准测试和编程语言(配)
•支持JTAG边界扫描
•的ninit_conf引脚允许私人JTAG指令启动FPGA配置
•内部上拉电阻的ninit_conf引脚始终启用
•用户可编程的内部弱上拉电阻对NCS和OE引脚
•内部弱上拉电阻外部闪存接口地址和控制线、数据总线举行
线
具有降低功耗的待机模式
注:有关FPGA的配置方案和先进功能的更多信息,请参阅
在适当的设备手册的配置章节。
Altera公司的EPC装置是一种高速度和高密度配置先进的解决方案的单一设备
FPGAs。EPC的核心设备是分为两大blocks-a配置控制器
和闪存。闪存用于存储由一个或一个的系统组成的系统的配置数据
一个以上的Altera FPGA。闪存存储器的未使用部分可用于存储处理器代码
或数据,可以将FPGA的配置后使用外部闪存接口访问完成。
注:外部闪存接口的特点是以epc4和设备支持。更多信息
在epc8装置使用此功能,支持接触Altera。
消失模铸造设备有一个3.3V的核心和I/O接口。该控制器芯片是一个同步系统
实现了各种接口和功能。控制器芯片具有三个独立的接口:
•配置接口控制器和Altera FPGA之间
在控制器使ISP闪存的•JTAG接口
•外部FLASH接口,控制器与外部处理器或FPGA
实现Nios嵌入式处理器接口后提供ISP和配置
EPC装置具有多种配置方案。除了支持传统的被动
串行(PS)为一个单一的设备或串行设备链配置方案,EPC装置的特点
并行配置和并行配置。并发配置方案,最多
可同时配置八皮秒的设备链。在FPP的配置方案,8位数据时钟到FPGA在每一个周期。这些配置方案提供了显着减少
传统方案的配置时间。
此外,EPC装置具有动态配置或网页模式特征。此功能允许
动态重新配置的FPGA系统中的新的图像存储在配置给你
记忆。多达八个不同的系统配置或页面可以存储在内存中,并选择
使用PGM [ 2 ]引脚0。你的系统可以动态地重新配置,选择其中的八
页和启动一个重新配置周期。
此页面模式与外部闪存接口相结合的功能允许远程和本地更新
系统配置数据。EPC装置与远程系统配置功能兼容
在Stratix器件。
其他用户可编程功能包括:
配置数据的实时解压缩
•可编程配置时钟(DCLK)
•Flash ISP
•编程POR延迟(PORSEL)
|
|
||||||||