|
||||||||||||||||||||||||||||
|
| IC库存索引: | A B C D E F G H I J K L M N O P Q R S T U V W X Y Z 0 1 2 3 4 5 6 7 8 9 |
| 当前位置:首页 > 新闻资讯 |
|
|
5CGXFC9E6F35C7N原装现货热销/Altera品牌代理/价格/图片/PDF 发布时间:2016/7/21 9:55:26 业界第一个嵌入式可编程逻辑器件(PLD) 提供可编程片上系统(SOPC)家族,
整合
–嵌入式实现宏功能阵列,如
高效的内存和专门的逻辑功能
一般逻辑函数的逻辑阵列
■高密度
–10000 250000典型的门(见表1和表2)
高达40960个RAM位;每一个嵌入式阵列块的2048位
(EAB),所有这些都可以使用没有减少逻辑能力
■系统级功能
–multivolttm I/O接口支持
–5.0 V容限输入引脚在Flex®10kA设备
低功耗(典型规格小于0.5 mA
在大多数设备的待机模式
–FLEX 10K和Flex 10kA设备支持外围
组件互连特别兴趣组(PCI SIG)PCI
本地总线规范,修订版2.2
–Flex 10kA设备包括拉钳位二极管,可选
在3.3V的PCI合规的基础上销销
–选择Flex 10kA设备支持5.0 - V的PCI总线与八或
减少负载
–内置的联合测试行动小组(JTAG)边界扫描测试
(BST)电路符合IEEE标准1149.1-1990,可用
不消耗任何设备逻辑
设备制造先进的工艺和操作
3.3V或5.0 - V的电源电压(见表3
–电路重构(ICR)通过外部配置
装置、智能控制器、JTAG端口或
–clocklocktm和降低时钟clockboosttm选项
延迟/偏移和时钟乘法
内置低偏移时钟分配树
所有设备的100%个功能测试;测试向量或扫描链
不需要
灵活的互连
–FastTrack网络互连的路由结构®连续快速,
可预见的互连延迟
实现算术功能的专用进位链
为快速加法器、计数器、比较器(自动使用
软件工具和宏功能)
实现高速的专用级联链,
高风扇的逻辑功能(自动使用的软件工具
和宏功能)
实现内部三态总线的三态仿真
高达六个全球时钟信号和四个全球明确信号
■强大的I / O引脚
-个人三态输出使能控制每个引脚
在每个I / O引脚上开漏选项
可编程输出摆率控制,以减少开关
噪音
–Flex 10kA设备支持热插拔
■周围登记为输出延时快速设置和时钟
■灵活的封装选项
可在各种封装与84至600引脚(见
表4和5)
–引脚兼容其他FLEX 10K器件在同一
包裹
–FineLine bgatm包板空间效率最大化
■软件设计支持和自动布局布线提供的
基于PC机和Windows Altera开发系统的太阳
SPARC工作站,HP 9000系列700 / 800工作站
■额外的设计输入和仿真研究提供的支持
2 0 0 3 0 0的网表文件,参数模块库(LPM),
DesignWare组件,Verilog,VHDL,和其他接口
流行的EDA工具厂商如Cadence,
典范的逻辑,Mentor Graphics,OrCAD,Synopsys,Synplicity,
程序,及量化表的表:
(1)FLEX 10K和Flex 10kA器件封装类型包括塑料J形引线芯片载体(PLCC),薄型四方扁平封装
(TQFP),塑料四方扁平封装(PQFP),功率四方扁平封装(RQFP),球栅阵列(BGA)、针栅阵列(PGA),
和子bgatm包。
(2)此选项是支持了256引脚FineLine BGA封装。通过使用SameFrame针迁移,所有的美景
BGA封装引脚兼容。例如,一个板可以设计,以支持这两个256针和484针
FineLine BGA封装。Altera的软件会自动避免将来迁移时设置冲突引脚。
一般
描述
Altera公司的FLEX 10K器件是业界第一款嵌入式可编程逻辑器件。基于
在可重构的CMOS SRAM的元素,灵活的逻辑元件
矩阵(柔性)架构集成了所有必要的功能
实施共同门阵列宏功能。多达250000门,
在FLEX 10K系列提供的密度,速度和功能整合
整个系统,包括多个32位总线,到一个单一的设备。
FLEX 10K器件的可重构,使100%测试之前
装运。其结果是,设计者不需要生成测试向量
用于故障覆盖的目的。此外,设计师不需要
管理不同的ASIC设计库存;FLEX 10K器件可
在董事会上的特定功能所需的。
表6显示了一些常见的设计FLEX 10K性能。所有
与Synopsys的DesignWare或LPM得到的性能值
功能.没有特殊的设计技术,需要实施
应用;设计师简单地推断或实例化一个函数在
Verilog,VHDL,Altera硬件描述语言(HDL),或
原理图设计文件。
在FLEX 10K建筑类似于嵌入式门阵列,的
增长最快的部分门阵列市场。和标准门一样
阵列,嵌入式门阵列实现一般逻辑在一个传统的
“门海”建筑。此外,嵌入式门阵列有
用于实现大的、专门的功能的专用芯片区域。通过
嵌入在硅中的功能,嵌入式门阵列提供减少
芯片面积和增加的速度相比,标准的门阵列。然而,
嵌入式宏功能通常无法自定义,限制
设计师的选择。与此相反,FLEX 10K器件的可编程,
为设计者提供嵌入式宏功能的完全控制
和一般逻辑,同时促进迭代设计的变化
调试。
每个FLEX 10K器件包含一个嵌入式阵列和一个逻辑阵列。这个
嵌入式阵列是用来实现各种内存功能或
复杂的逻辑功能,如数字信号处理(数字信号处理),
微控制器,广泛的数据路径操作,和数据转换
功能.逻辑阵列作为大门的海一样的功能
在门阵列中:它是用来实现一般逻辑,如计数器,
加法器,状态机和多路复用器。嵌入式组合
和逻辑阵列提供了高性能和高密度的
嵌入式门阵列,使设计人员能够实现一个完整的系统
在一个单一的设备。
FLEX 10K器件的配置在系统上电,数据存储在
Altera串行配置器件或系统控制器提供的。
Altera提供EPC1,EPC2,以、和EPC1441配置设备,
其中FLEX 10K器件通过一个串行数据流。配置
数据也可以下载从系统内存或从Altera公司
BitBlasterTM串口下载线或ByteBlasterMVTM并行端口
下载电缆。在FLEX 10K器件已配置,它可以
重新配置电路通过重新加载新的设备和数据。
由于重新配置需要小于320毫秒,实时变化可以
在系统运行过程中。
FLEX 10K器件包含一个优化的接口,允许
微处理器的FLEX 10K器件的串行或并行,和
同步或异步。该接口还使
微处理器对FLEX 10K器件作为存储和配置
通过写入到一个虚拟内存位置的设备,使它非常容易
设计师重新装置。
|
|
||||||||