|
||||||||||||||||||||||||||||
|
| IC库存索引: | A B C D E F G H I J K L M N O P Q R S T U V W X Y Z 0 1 2 3 4 5 6 7 8 9 |
| 当前位置:首页 > 新闻资讯 |
|
|
TMS320F2812ZHHS原装现货热销/TI品牌代理/价格/图片/PDF 发布时间:2016/7/8 10:34:04 •高性能静态CMOS技术•时钟和系统控制 –150兆赫(6.67-ns周期时间)–动态锁相环比变化的支持
–低功率(1.8V的核心在135兆赫,–芯片振荡器
1.9-v核心频率为150 MHz,3.3V的I / O)的设计–看门狗定时器模块
•JTAG边界扫描的支持(1)
三外部中断
•32位高性能CPU(TMS320C28X处理器™)•外设中断扩展(PIE)块
16 x 16和32×32的Mac操作支持45个外设中断
16×16双MAC 32位CPU定时器三
哈佛总线架构的128位安全键/锁
–原子操作–保护闪光/ ROM / OTP和L0/L1 SARAM
快速中断响应和处理,防止固件逆向工程
统一存储器编程模型,电机控制外设
–4M线性程序/数据地址达到–两个事件管理器(伊娃,EVB)
–代码高效(C / C++和汇编)–兼容240xA设备
–TMS320F24X / lf240x处理器的源代码•串口外设
兼容–串行外设接口(SPI)
在片上存储器——两个串行通信接口
–闪存设备:高达128K×16闪光(SCI),标准的UART
(四×16 8K和六16K×16扇区)–增强控制器区域网络(eCAN)
–ROM器件:高达128K×16的ROM–多路缓冲串口(McBSP)
–1K×16的OTP ROM•12位ADC,16通道
–L0、L1:2块4K×16单–2 x 8通道输入多路复用器
访问RAM(SARAM)–两采样保持
–H0:8K×16该–单/同时转换1块
–M0和M1:2块1K×16每–快速转换率:80纳秒/ 12.5 MSPS
该•多达56个通用I/O(GPIO)引脚
•Boot ROM(4K×16)
高级仿真功能
带软件启动模式
分析和断点功能
标准数学表
实时调试通过硬件
外部接口(2812)
开发工具包括
–100×16总内存
–ANSI C / C++编译器/汇编器/链接器
可编程等待状态
–Code Composer Studio™IDE
可编程读/写选通时间
–DSP/BIOS™–三个人芯片选择
–JTAG扫描控制器(1)
•:小端端
低功耗模式和省电
空闲的,待机,停止模式支持
禁用单独的外设时钟
外围框架1,外围框架2和1区的XINTF组合在一起,使这些块
为“写入/读取外围块保护”。“保护”模式,确保所有访问这些
块写的发生。因为c28x管道,一个写紧接着读,到
不同的内存位置,将以相反的顺序出现在内存总线上的中央处理器。这会导致
在某些外围应用程序中的问题,用户期望的写入首先发生(如书面)。
的C28x CPU支持一块保护模式下的内存区域可以得到保护,使
确保操作发生的书面(惩罚是额外的周期,以调整操作)。
这种模式是可编程的,默认情况下,它将保护选定的区域。
在2812,在复位,XINTF区7访问如果XMP/MC引脚被拉高。这个信号选择
微处理器或微机操作模式。在微处理器模式下,7区被映射到高
内存,这样向量表是从外部获取的。在该模式下,启动光盘被禁用。在
微机控制方式,7区是残疾人,向量提取引导ROM允许
用户要么引导从片上存储器或从片外存储器。的XMP/MC信号的状态
复位是存储在一个MP/MC在xintcnf2登记模式位。用户可以更改此模式
因此,控制软件和映射的引导ROM和XINTF区7。没有其他内存块
通过XMP/MC的影响。
|
|
||||||||