|
||||||||||||||||||||||||||||
|
| IC库存索引: | A B C D E F G H I J K L M N O P Q R S T U V W X Y Z 0 1 2 3 4 5 6 7 8 9 |
| 当前位置:首页 > 新闻资讯 |
|
|
MC56F8037VLH原装现货热销/NXP品牌代理/价格/图片/PDF 发布时间:2016/5/12 11:38:48 高达32 MIPS 32MHz核心频率 在一个统一的,
c-efficient架构
•56f8037提供64KB(32K×16)程序闪光
•56f8027提供32KB(16K×16)程序闪光
•56f8037提供8KB(4K×16)统一的数据/程序
RAM
•56f8027提供4KB(2K×16)统一的数据/程序
RAM
•一路PWM模块
•两通道的12位模拟数字转换器
(ADC)
•两个12位的数字模拟转换器(DAC)
•两个模拟比较器
(三个可编程间隔定时器)
•两排队串行通信接口(qscis)
与林从功能
•两队列串行外围接口(qspis)
•飞思卡尔的可扩展的控制器区域网络(MSCAN)
2个/乙模块
16位四位定时器
•一内部集成电路(I2
C)端口
电脑操作正常(警察)/看门狗
片上放松振荡器
•集成上电复位(POR)和低电压
中断(LVI)模块
•JTAG /增强型片上仿真(一次™)为
不显眼,实时调试
数字信号控制器
•高效16位56800E系列数字信号控制器(DSC)双哈佛架构机
•为每秒3200万条指令(MIPS)多在32MHz核心频率
•单周期1616位并行乘法累加器(MAC)
•四36位累加器,包括扩展位
32位算术和逻辑多位移位器
具有独特的数字信号处理模式的并行指令集
硬件做的和重复的循环
三内部地址总线
四内部数据总线
指令集支持数字信号处理器和控制器功能
控制器样式和紧凑代码的指令
高效的编译器和局部变量支持
软件子程序和中断堆栈,深度仅限于内存
•JTAG /增强型片上仿真(一次)不显眼,处理器速度无关,实时
双哈佛的建筑允许多达三个同时访问程序和数据存储器
闪光安全和保护,防止未经授权的用户获得访问内部闪存
片上存储器
-闪存程序64KB(56f8037装置)
闪存程序32KB(56f8027装置)
- 8KB的统一的数据/程序内存(56f8037装置)
4KB的统一的数据/程序内存(56f8027装置)
•使用Flash EEPROM仿真能力
一个多功能六输出脉冲宽度调制器(脉宽调制)模块
到96mhz PWM时钟
•15位分辨率
•中心对齐和边缘对齐的脉宽调制信号模式
•四可编程数字滤波器的可编程故障输入
•双缓冲的脉宽调制寄存器
•每个互补的脉宽调制信号对允许选择一个脉宽调制电源:
–PWM发生器
–外部GPIO
–内部定时器
模拟比较器输出
–ADC转换结果与ADC的高值和低限的寄存器设置
PWM输出
•两个独立的12位模数转换器(ADC)
•2×8通道输入
•同时支持同时和顺序转换
ADC转换可以同步的PWM定时器模块
采样率高达2.67msps
•16字结果缓冲寄存器
•两个12位的数字模拟转换器(DAC)
2微秒时间时从轨到轨输出摆幅
自动波形生成生成平方,三角波和锯齿波波形
可编程周期,更新速率和范围
•两个16位多功能四定时器模块(交往)
到96mhz工作时钟
•八个独立的16位计数器/定时器,具有级联功能
•每个定时器都有捕获和比较的能力
•多达12种工作模式全双工操作
•主从模式
在发射端和接收端都可用四个字深FIFO
•可编程长度事务(2至16位)
•一内部集成电路(I2C)端口
设有高达400kbps
•支持主从操作
•支持10位地址模式和广播模式
•一飞思卡尔可扩展的控制器区域网络(MSCAN)模块
•完全兼容的协议-版本2
•支持标准和扩展数据帧
-支持数据速率高达1Mbps
•五接收缓冲区和三个发送缓冲区
(16)三位可编程间隔定时器(麻点)
•个模拟比较器(CMPS)
可选择的输入源包括外部引脚,DAC
•可编程输出极性
输出可以驱动定时器的输入,PWM故障输入,PWM,外部引脚输出和触发ADC
•输出下降和上升沿检测能够产生中断
·电脑操作(警察)/看门狗定时器,能够选择不同的时钟来源
•多达53个通用I/O(GPIO)引脚5V容差
在复位和低电压中断模块上集成电源
锁相环(锁相环)为核心和外围设备提供高速时钟
时钟来源:
•片上松弛振荡器
•外部时钟:晶体振荡器,陶瓷谐振器和外部时钟源
•JTAG / EOnCE调试编程接口用于实时调试
1.1.5能源信息
•制作高密度CMOS 5V的宽容
芯片上的数字电路和模拟电路,以降低成本,降低噪音
等待和停止模式可用
•ADC巧实力管理
每个外设可单独禁用,以节省电力
1.2 56f8037 / 56f8027描述
的56f8037 / 56f8027基于56800E核心成员的数字信号控制器(DSC)家庭。
它结合起来,在一个单一的芯片,一个数字信号处理器的处理能力和一个微控制器的功能
用一套灵活的外设,创建一个非常符合成本效益的解决方案。因为它的低成本,
•两排队串行通信接口(qscis)和LIN从属功能
•全双工或单线操作
•2接收器唤醒方法:
–空闲线
–地址标记
四字节的FIFO是深可在发射机和接收机
•两队列串行外围接口(qspis)
|
|
||||||||