|
||||||||||||||||||||||||||||
|
| IC库存索引: | A B C D E F G H I J K L M N O P Q R S T U V W X Y Z 0 1 2 3 4 5 6 7 8 9 |
| 当前位置:首页 > 新闻资讯 |
|
|
LMX2592RHAT原装现货热销/TI品牌代理/价格/图片/PDF 发布时间:2016/5/3 9:24:06 特征描述3 1 lmx2592是一个低噪声、宽带射频锁相环与•输出频率范围从20至9800兆赫
集成的VCO,支持从•业界领先的相位噪声性能的20 MHz到9.8 GHz的频率范围。设备同时支持
–VCO相位噪声:–dBc / Hz的频率在134.5 MHz频率和数字模式,与一个32位
6千兆赫的输出分频器,允许精细频率选择偏移。
6 GHz输出49 FS综合噪音是一种–归一化PLL噪声地板:–231 dBc / Hz
理想低噪声源。结合最佳的类锁相环
–归一化PLL闪烁噪声:–126 dBc / Hz和集成LDO集成VCO的噪声,这
49 fs均方根抖动(12千赫至20兆赫)为6千兆赫的设备,消除了需要多个分立器件
高性能系统的输出。
输入时钟频率高达1400兆赫的设备接受输入频率高达1.4兆赫,
•鉴相频率高达200 MHz,并结合分频器和
和高达400 MHz的整数分频模式可编程低噪声乘数允许灵活
频率规划。额外的可编程低•支持小数和整数模式噪声乘数让用户减轻影响
双微分输出的整数边界马刺。在分数的方式,
创新的解决方案,以减少马刺的设备可以调整输出相的32位
分辨率。对于需要快速频率•<25µ快速校准模式的应用
变化,该设备支持快速校准选项
可编程相位调整,这需要不到25美元。
可编程电荷泵电流
这种性能是采用单3.3V的实现
可编程输出功率级供应。它支持2个灵活的差分输出
•SPI或uwire(4线串行接口)可配置为单端输出等。
单电源供电操作:3.3伏用户可从中选择一个输出
压控振荡器(或倍)和第二从通道
分频器。没有被使用时,每一个输出可以分别为2个应用程序静音。
有几个考虑的编程:
•摆率至少为30 V /µ的推荐的时钟,数据,乐
•数据时钟在每个上升沿的时钟信号的转移登记。在乐的上升沿
信号,将数据从移位寄存器发送到实际的计数器
在编程和时钟脉冲将被忽略后,该乐引脚可以保持高
•CLK信号不应高乐过渡到低
•当时钟和数据线设备之间共享,建议将电压降低到
时钟,数据和LE引脚接近最小电压。这提供了更好的抗噪性
•如果时钟和数据线切换而VCO是锁,有时是当这些线
与其他部分共享,相位噪声可能会被降解,在这个编程的时间
的lmx2592是一个高性能的宽带频率合成器(PLL集成VCO)。输出频率
范围从20兆赫到9.5兆赫。压控振荡器核心占地八度从3.55到7.1 GHz。输出通道
分频器的频率覆盖范围从20MHz到VCO核心的下界。压控振荡器倍频器盖
从VCO的频率范围上限为9800mhz。
输入信号的频率从5到1400MHz广泛。输入后,有一个可编程的
一个预分频器(OSCIN倍,以前的乘数),一个乘法器,然后post-r分频器(后为乘数)
之间的输入灵活的频率规划(OSCIN)和相位检测器。
相位检测器(PFD)可以把频率从5到200兆赫,但也有扩展的方式下降到0.25
兆赫和400兆赫。锁相环(锁相环)包含一个六西格玛调制器(第一至第四的顺序)
小数N分频值。分数的分子是可编程的32位长,使一个非常精细
频率步进。有一个相位调整功能,可以使输出相移的关系
输入(OSCIN)的分数的分母的大小的一个分数。
输出功率可编程和可设计为在特定频率的高功率的上拉
在输出引脚的组件
输入信号路径包含之间的输入部件(OSCIN)缓冲和相位检测器。这个
最佳的锁相环噪声地板是实现了一个200兆赫的输入信号的最高的双鉴相频率。在
为了解决广泛的应用,输入信号路径包含以下组件的灵活
相位检测器前的配置。每一个组件都可以被绕过。看下面的表格使用
如果接合组件的边界。
•OSCIN倍增:这是低噪声倍频器可用于将输入频率由两。
倍频器采用上升沿和下降沿的输入信号,输入信号必须有50%的责任
周期如果使倍频器。最好的锁相环噪声地板是以200 MHz的PFD的实现,因此倍频器
有用的,如果,例如,一个非常低噪声100兆赫的输入信号是可用的。
•预分频器:这是一种非常高的频率输入分频器。用这个来划分任何输入
频率高达1400兆赫,然后如果需要post-r分频频率较低。
这是一个可编程的低噪声乘法器。结合预分频器和post-r,
乘数提供了灵活设置的PFD远离频率可能创建关键整数边界
与压控振荡器和输出频率的马刺。见一个例子的应用和实现。用户
不应该使用低噪声可编程的乘法器使用倍频器。
•post-r分频器:使用此器将下降到低于5 MHz的频率扩展PFD模式。
锁相环的相位检测器,又称为相位频率检测器(PFD),比较了post-r输出
分压器和分频器,产生一个与相位误差相对应的电荷泵的校正电流
在两个信号在相一致(锁相环锁定)之前。电荷泵输出通过外部
组件(环路滤波器)将校正电流脉冲变为直流电压,用于调谐电压
(Vtune)的压控振荡器。电荷泵增益水平是可编程的,允许修改的循环bandwdith
锁相环。
默认架构是一个双回路PFD可操作5至200兆赫。在扩展中使用它
范围模式PFD必须配置不同:
•扩展低相位检测器的频率模式:250千赫至5兆赫之间的频率,低PFD模式
可以激活(fcal_lpfd_adj = 3)。pll_n_pre也需要设置为4。
•扩展高鉴相频率模式:200和400兆赫之间的频率,高PFD模式
可以激活(fcal_hpfd_adj = 3)。PFD也必须设置为单回路PFD模式(pfd_ctl =
3)。这种模式只能在使用中,和锁相环噪声地板将高于双回路约6 dB
PFD模式。
|
|
||||||||