|
||||||||||||||||||||||||||||
|
| IC库存索引: | A B C D E F G H I J K L M N O P Q R S T U V W X Y Z 0 1 2 3 4 5 6 7 8 9 |
| 当前位置:首页 > 新闻资讯 |
|
|
TMS320C6678ACYPA25原装现货热销/TI品牌代理/价格/图片/PDF 发布时间:2016/4/26 9:47:24 特征 •八tms320c66x™核心子系统(C66x DSP
corepacs),每
–1 GHz、1.25 GHz和1.4 GHz,C66x
固定/浮点处理器核
44.8›GMAC /核心固定点@ 1.4 GHz
›22.4 GFLOP /核心浮点@ 1.4 GHz
–记忆
›32K字节的授权为核心
›32K字节L1D每核心
›512K字节的本地L2为核心
•多核共享内存控制器(MSMC)
–4096kb MSM SRAM八DSP共享内存
corepacs C66x
–存储器保护单元为MSM SRAM和
ddr3_emif
•多核导航
8192多用途硬件队列
经理
基于–包零开销DMA传送
•网络协处理器
数据包加速器支持
›运输机IPSec,GTP-U,SCTP,PDCP
›L2用户平面PDCP(ROHC,空中加密)
›1-Gbps的线速吞吐量在1.5 mpackets
每秒
安全加速器引擎支持
›IPSec,SRTP,3GPP,WiMAX空中接口,和
SSL / TLS安全
›ECB、CBC、CTR、F8,A5 / 3,CCM,GCM,HMAC,CMAC,
GMAC、AES、DES、3DES,霞,雪3G,SHA-1,
SHA-2(256位MD5哈希),
›高达2.8 Gbps的加密速度
外设
–四车道的SRIO 2.1
›1.24/2.5/3.125/5 gbaud运营支撑单位
车道
›支持直接I/O,消息传递
›支持四1×,两个2×,4×,和1个×+
一个2个链接的配置
–PCIe Gen2
›单端口支持1或2车道
›最多支持5 GBaud每车道
–链接
›支持其他重点联系
提供资源的建筑设备
可扩展性
›最多支持50 GBaud
–千兆以太网(GbE)开关系统
›两SGMII端口
›支持10 / 100 / 1000 Mbps操作
–64位DDR3接口(DDR3-1600)
›8G字节寻址的内存空间
–16位EMIF
–两电信串行端口(TSIP)
›支持每1024个DS0 TSIP
›支持2 / 4 / 8车道32.768/16.384/8.192 Mbps
每车道
–UART接口
–I2
C接口
–16 GPIO
–SPI接口
–信号模块
64十六位定时器
–三片上PLL
商用温度:
在85°C至0°C
扩展温度:
——40°~100°
在多核架构的转型提供了梯形的高性能RISC和DSP for综合磁芯结构
应用特异性与协处理器和/或梯形is the first of its。adequate,提供内部类
非阻塞接入带宽为给铁芯外围,协处理器,处理,和/或实现。This is with
四个主要元素:多核硬件多核共享Teranet,Navigator,存储控制器,和
超链接。
多芯Navigator是安经理,创新基于分组控制queues 8192。当任务是allocated to
queues the Navigator,多核硬件加速,提供了适当的任务调度directs to the
可用的硬件。在分组为基础的系统芯片(SoC)上两汤匙uses the of the Teranet开关能力
中央资源to Move包。在多核共享存储控制器处理的接入enables铁芯
共享存储directly冲teranet' S从没有运动能力,我cannot be BO分组模式
内存访问。
提供链接50 - gbaud光互连芯片级串联工作,allows SOCS。其低协议
量和高吞吐量的理想接口链接让安interconnections for芯片-芯片。工作与
多芯超链接的导航任务,dispatches devices to串联和transparently as if they are executes任务
在线运行的本地资源。
1.4 device description
the highest是tms320c6678 DSP性能的固定浮点DSP/that is基于多核的梯形的转型
体系结构。将新的和创新的c66x DSP核,this device(Run of up to speed(核
1.4 GHz的。在宽范围内developers of for such as of applications,任务关键的系统,医疗成像,测试和
自动化的应用程序,和其他requiring高性能定点DSP,tms320c6678 offers 11.2 GHz的
在DSP平台和累积enables that is电力效率和使用方便。在加成后,它是全
在兼容现有的固定和浮点型DSP C6000家庭。
如果提供了可编程的梯形架构平台在综合各种subsystems(c66x铁芯,记忆
系统和accelerators),周边设备,零部件和技术创新和uses maximize to several
装置内,装置间通信和DSP的资源进行各种allows to the efficiently布尔
seamlessly。这是中央的关键零件的多核架构allows for that such as“有效日期
between the device的各种零件的管理。Teranet is the无阻塞交换机使快速和布
内部数据的争夺自由运动的。在多核共享存储控制器接入到共享和allows
在从外部存储directly布冲开关能力。
定点使用,C66x核心有4×乘法累加(MAC)的C64x+内核的能力。此外,
C66x核心集成的浮点运算能力和计算性能在每核心原
业界领先的44.8该/核心和22.4 GFLOPS /核心(@ 1.4 GHz的工作频率)。它可以执行8
单精度浮点运算,每个周期可执行双精度和混合精度运算,
是符合IEEE754。C66x核心包含90的新指令(相对于C64x+内核)的目标
面向浮点运算的矢量化处理。这些增强产生相当大的性能
用于信号处理、数学和图像采集功能的数字信号处理器内核的改进。
核心是TI C66x与前代的定点和浮点DSP C6000向后兼容代码
核心,确保软件的可移植性和缩短软件开发周期的应用程序迁移到更快
硬件。
C6678 DSP集成了大量的片上存储器。除了32KB的L1程序和数据缓存,
有专用的内存为核心,可以配置为映射的内存或缓存512KB。该装置还
集成多核共享内存4096kb可以作为一个共享的L2 SRAM和/或共享L3 SRAM。所有
二语记忆包括错误检测和纠错。对于快速访问外部存储器,该设备
包括一个64位的DDR-3的外部存储器接口(EMIF)运行在1600兆赫和ECC DRAM的支持。
这个家庭支持大量的高速标准接口包括RapidIO Ver 2,PCI Express Gen2,和
千兆以太网,以及一个集成的以太网交换机。它还包括I2
C、UART、电信串行接口
(TSIP),和一个16位EMIF,随着通用CMOS IO。对于高吞吐量,低延迟通信
设备之间或与FPGA,这个装置还体育一个50 GBaud全双工接口称为超链接。添加
这个设备的网络意识是一个网络协处理器,包括数据包和可选的安全
加速度。该数据包可以处理高达1.5米/秒,并使一个单一的地址,以用于
整个多核C6678装置。它还提供了L2至L4的分类,以及校验和QoS能力。
C6678装置具有一套完整的开发工具,包括:增强的C编译器,汇编
优化简化规划和调度,和Windows®调试界面的可视性,源
执行代码。
|
|
||||||||