|
||||||||||||||||||||||||||||
|
| IC库存索引: | A B C D E F G H I J K L M N O P Q R S T U V W X Y Z 0 1 2 3 4 5 6 7 8 9 |
| 当前位置:首页 > 新闻资讯 |
|
|
ADSP-BF532SBSTZ4RL原装现货热销/ADI品牌代理/价格/图片/PDF 发布时间:2016/4/26 9:41:16 特征 高达600 MHz的高性能Blackfin处理器
两个16位Mac电脑,两个40位ALU,四位视频ALU,
40位移位器
RISC喜欢编程方便的登记和教学模式
和编译器友好支持
高级调试,跟踪和性能监控
工作电压范围宽(见操作条件
在20页)
合格的汽车应用程序(见汽车产品
在62页)
可编程片上电压调节器
csp_bga 160球,169球的PBGA封装,176引脚LQFP
包
记忆
到148k片上存储器字节(见表1,3页)
内存管理单元提供内存保护
随着无缝支持外部存储器控制器
SDRAM、SRAM、FLASH、ROM
灵活的存储的启动选项从SPI和
外部存储器
外设
并行外设接口芯片,支持
ITU-R 656视频数据格式
2双通道,全双工同步串口,支持
八立体I2
的渠道
2存储器系统
8周状态
SPI兼容接口
三个32位定时器/计数器与脉宽调制支持
实时时钟和看门狗定时器
32位内核定时器
多达16个通用I / O引脚(GPIO)
支持IrDA接口
事件处理程序
调试和JTAG接口
锁相环的频率乘法
的ADSP - bf532 ADSP-BF531 / / ADSP-BF533处理器
blackfin®家族成员的产品,将在
美国模拟器件公司(Intel的微信号架构(MSA)。
blackfin双MAC处理器结合国家的最先进的信号
该处理引擎,risclike优势的清洁,正交试验
微处理器的指令集以及单指令,多
对多媒体数据(SIMD)的单功能
指令集架构。
的ADSP - bf532 ADSP-BF531 / / ADSP-BF533处理器
PIN码和完全兼容,只differing与尊重
到它们的性能和片上存储器。特异性性能
configurations和存储器是显示在表1。
便携式低功耗结构
Blackfin处理器提供世界级的电源管理
和性能。Blackfin处理器是一个低设计
功率和低电压设计方法和特点
动态电源管理的能力,不同的电压
和操作频率显着降低整体
功率消耗。改变电压和频率
导致在大幅减少功耗,相比
与不同的操作频率。这
转换为更长的电池寿命的便携式设备。
系统集成
ADSP-BF531 / ADSP-BF532 / ADSP-BF533处理器
高度集成的单芯片解决方案,为下一代
数字通信与消费多媒体
应用。通过结合工业标准接口与
高性能的信号处理核心,用户可以开发
成本效益的解决方案迅速而不需要昂贵的
外部组件。该系统包括一个UART外设
端口、SPI端口,两个串行端口(体育),四通用
定时器(三与脉宽调制功能),一个实时时钟,一个
看门狗定时器,和一个并行外围接口。
处理器外设
ADSP-BF531 / ADSP-BF532 / ADSP-BF533处理器包含
一组丰富的外设连接到核心通过几个
高带宽总线,提供系统配置的灵活性
以及良好的整体系统性能(见
功能框图如图1中的1页)。通用
外围设备包括功能,如串口、定时器
脉宽调制(脉冲宽度调制)和脉冲测量
能力,通用输入/输出引脚,一个实时时钟,和一个
看门狗定时器。这套函数满足各种各样的
典型的系统支持需求,并增强系统
部分扩展能力。除了这些通用的
外设,处理器包含高速串行
和并行接口的各种音频,视频,和
调制解调器的编解码功能;灵活的中断控制器
从片上外设中断管理
外部来源;以及电源管理控制功能
调整处理器的性能和功率特性
和系统的许多应用场景。
所有外围设备,除了通用输入/输出,实时
时钟和定时器,通过灵活的DMA支持结构。
还有一个单独的内存DMA通道专用
处理器之间的各种存储空间的数据传输,
包括外部SDRAM和异步存储器。多
片上总线运行在高达133兆赫提供足够的
带宽,以保持处理器核心运行的活动
在所有的片上和外部外设。
该处理器包括一个芯片上的电压调节器的支持
处理器的动态电源管理能力。这个
电压调节器提供一系列的核心电压等级
vddext。该电压调节器可以在用户的
自由裁量权。
Blackfin处理器核心
如图2所示页5,Blackfin处理器核心
包含两个16位乘法器,两个40位累加器,两
40位ALU,四视频ALU和一个40位的移位器。计算
单元处理8位,16位,或32位数据来自
登记文件。
计算寄存器文件包含八个32位寄存器。什么时候
执行计算操作在16位操作数的数据,
寄存器文件操作为16个独立的16位寄存器。所有
操作数的计算操作来自多端口
寄存器文件和指令常量字段。
每个苹果可以执行一个16位的16位乘法在每个
周期,积累的结果将40位累加器。
符号和无符号格式,四舍五入和饱和
支持。
ALU执行传统的算术和逻辑
16位或32位数据的操作。此外,许多特殊
指令包括加速各种信号处理
任务。这些包括位操作,如字段提取和
人口数、模232乘,将原语,饱和度
和四舍五入,符号/指数检测。集
视频指令包括字节对齐和包装操作,
16位和8位加上剪裁,8位平均
操作,和8位减/绝对值/累加(SAA)
操作。还提供了比较/选择和向量
搜索指令。
对于某些指令,两个16位ALU可以执行的操作
同时在寄存器对(16位高的一半和
16位低一半的计算寄存器)。16位操作
可以使用第二铝。
40位移位器可以执行移位和旋转,并用于
支持规范化,现场提取,现场沉积
指令。
程序定序控制指令执行的流程,
包括指令的对齐和解码。对于
程序流程控制,音序器支持PC相对
间接条件跳跃(与静态分支预测),和
子程序调用。硬件提供支持零开销
循环。建筑是完全联锁,即
在执行时,程序员不需要管理管道
指令与数据依赖。
地址运算单元同时提供2个地址
双从内存中取。它包含一个多端口
寄存器文件由四组32位索引组成,修改,
长度,和基地寄存器(循环缓冲),和八
额外的32位指针寄存器(对于C索引堆栈
操作)。
Blackfin处理器的支持改进的哈佛架构
结合分层存储结构。1级(L1)
记忆是那些典型的操作在全处理器
速度很少或没有延迟。在母语的水平,指导
内存只保存指令。双数据回忆
数据,以及一个专用的暂存数据存储器存储栈
局部变量信息。
此外,还提供多个L1内存块,提供
可配置的混合SRAM缓存。内存管理
单元(MMU)提供了个人记忆保护
可操作于核心和可保护系统的任务
意外访问寄存器。
该架构提供了三种操作模式:用户模式,
主管模式和仿真模式。用户模式
限制访问某些系统资源,从而提供一个
保护的软件环境,而主管模式
不受限制地访问系统和核心资源。
Blackfin处理器指令集进行了优化,所以
16位码代表最常用的指令,
产生了优异的编译码密度。复杂
DSP指令编码成32位的操作码,代表
全功能多功能指令。Blackfin处理器
支持有限的多问题能力,在32位指令
可以同时发出16位指令的指令,
允许程序员使用许多核心资源
单指令周期。
Blackfin处理器的汇编语言使用代数语法
为了便于编码和可读性。建筑已
用C/C++编译器连接优化,
导致快速和高效的软件实现。
内存体系结构
ADSP-BF533处理器ADSP-BF531 / ADSP-BF532 /观点
记忆作为一个统一的4G字节的地址空间,使用32位
地址。所有资源,包括内部存储器,外部
内存,和我/输出控制寄存器,占据单独的部分
这个公共地址空间。这个记忆的部分
地址空间被安排在一个层次结构中,以提供
一个很好的成本/性能平衡一些非常快速,低延迟
片上存储器作为高速缓存或SRAM,大,成本低,
性能片外存储器系统。见图4,图3,
图6页5。
L1内存系统的主要性能最高
可用的Blackfin处理器内存。片外存储器
系统接入
|
|
||||||||