|
||||||||||||||||||||||||||||
|
| IC库存索引: | A B C D E F G H I J K L M N O P Q R S T U V W X Y Z 0 1 2 3 4 5 6 7 8 9 |
| 当前位置:首页 > 新闻资讯 |
|
|
PCA9548APWR原装现货热销/TI品牌代理/价格/图片/PDF 发布时间:2016/3/28 10:33:09 特点2应用 1•1的8双向翻译开关•服务器
• 一世
I2C总线和SMBus兼容•路由器(电信交换设备)
•低电平有效复位输入•工厂自动化
•三个可硬件地址引脚最多•产品有了我
I2C从地址冲突(例如
在我八PCA9548A设备
I2C总线多个相同的温度传感器)
•频道选择通过I
I2C总线
3描述•接通电源启动时清除所有开关通道
该PCA9548A有八个双向翻译
•低RON开关,可以通过我来控制开关
I2C总线。该
•允许电压电平转换之间的1.8-V,SCL / SDA上游对球迷到八个下行
2.5伏,3.3伏,和5 V总线对,或通道。任何个人SCX / SDX通道
或通道的组合可以选择,•开机时无毛刺
由可编程的内容决定
•支持热插入控制寄存器。
•低待机电流
系统主机可以重置在该PCA9548A
•工作电源电压范围2.3事件被V超时或其他不正当操作,以5.5 V主张低的复位输入。同样地,
•5-V容限输入上电复位取消选择所有通道,并初始化
在I
2
•0至400 kHz的时钟频率C / SMBus的状态机。断言RESET
导致同样的复位/初始化没有发生
•闭锁性能超过100mA的每下来的部分供电。
构造开关的选通门,使得VCC引脚可用于限制最大高
电压,这是由PCA9548A通过。这允许每对使用不同的总线电压,使
1.8-V或2.5伏或3.3 V份可与5 V份通信,而没有任何额外的保护。外部上拉
电阻拉总线多达每个通道所期望的电压电平。所有I / O引脚5-V宽容。
该PCA9548A是一款8通道,双向翻译我
2C开关。主SCL / SDA信号对被定向到
八通道从设备,SC0 / SD0-SC3 / SD3的。任何个别的下游信道可以被选择,以及
作为八个通道的任何组合。
该器件提供了一个低电平有效复位输入,复位状态机,并允许PCA9548A到
恢复下游的I应在
2C公交车陷在一个较低的状态。该装置的状态机可以
还通过循环供电,VCC也称为上电复位(POR)进行复位。无论是RESET功能
和POR将导致取消选择所有通道。
在我的连接
图2C数据通路由相同的我控制
该被切换到图2C的主设备
多沟通我
2C奴隶。从机地址的成功确认(硬件后,
由A0和A1引脚)选择,一个8位的控制寄存器写入或读取,以确定所选
通道。
所述PCA9548A也可用于电压转换,从而允许在每个使用不同的总线电压的
SCN / SDN对这样1.8 V,2.5 V,3.3-V部件都可以用5-V部分通信。这是通过使用实现
外部上拉电阻拉总线最多可为掌握所需的电压和每个从通道。
该PCA9548A是我一个8通道,双向翻译开关
支持标准模式2C巴士(100
kHz)和快速模式(400千赫)的操作。该PCA9548A功能我
使用一个8位的控制寄存器控制2C
其中每个位控制启用和禁用为我的8开关渠道之一
图2C的数据流。根据
在我的申请,电压转换
图2C总线也可以使用PCA9548A以允许1.8-V的实现,
2.5 V,3.3-V部分与5-V部分通信。此外,在事件上的I通信
I2C总线
进入故障状态时,PCA9548A可使用RESET引脚功能或通过恢复正常运行
一个上电复位从循环设备电源的结果。
双向I2C总线由串行时钟(SCL)和串行数据(SDA)线。这两条线必须是
当连接到设备的输出级通过上拉电阻连接到正电源。数据
只有当总线不忙传输可以被发起。
一世
与此设备2C通信是由主发送启动条件,从高至低的转换上启动
在SDA输入/输出而SCL输入为高(见图3)。在启动条件之后,器件地址字节
被发送,最显著位(MSB)首先,包括数据方向位(R / W)。
收到有效地址字节后,该装置与确认(ACK)响应,低的SDA
在ACK时钟脉冲的过程中高输入/输出。从设备的地址输入(A0-A2)必须
开始和停止条件之间不能改变。
在我
I2C总线,只有一个数据位每个时钟脉冲期间传输。 SDA线上的数据必须保持
高脉冲的时钟周期,如在此时数据线变化期间稳定被解释为控制
命令(开始或停止)(见图4)。
停止条件,在SDA输入由低到高的转变/输出,而SCL输入为高电平,通过发送
主站(见图3)。
任何数目的数据字节可从发射器传输的启动和停止之间到接收器
条件。每个8位字节后面跟着一个ACK位。发射前必须释放SDA线
接收器可以发送一个ACK位。应答的器件必须在ACK期间拉低SDA线
时钟脉冲使SDA线是ACK相关的时钟周期的高脉冲期间稳定的低(见
图5)。当从接收器寻址,每收到一个字节后必须产生一个ACK。同样的,
主机必须生成它从从发射机接收每个字节后的ACK。建立和保持
时间必须得到满足,以确保正常运行。
主机接收器通过不产生应答(NACK)信号后数据传输方的结束
最后一个字节一直在从器件输出的。这是由主接收器通过保持SDA为高完成。
在这种情况下,发射机必须释放数据线,使主机产生停止条件。
|
|
||||||||