|
||||||||||||||||||||||||||||
|
| IC库存索引: | A B C D E F G H I J K L M N O P Q R S T U V W X Y Z 0 1 2 3 4 5 6 7 8 9 |
| 当前位置:首页 > 新闻资讯 |
|
|
TSL1406RS原装现货热销/AMS品牌代理/价格/图片/PDF 发布时间:2016/3/24 10:13:37 ?768×1传感器,元件组织 ? 400点每英寸(DPI)传感器间距
?高线性度和均匀度
?宽动态范围。 。 。 4000:1(72 dB为单位)
?输出以地为参考
?低图像延迟。 。 。 0.5%TYPE
?操作为8 MHz
?单3 V至5 V电源
?轨至轨输出摆幅(AO)
?无需外部负载电阻必需
?更换TSL1406
描述
该TSL1406R是400点每英寸(DPI)线性
传感器阵列包括两个384像素部分,
每个都有其自己的输出。的部分被对准
以形成连续的768×1像素阵列。该
器件集成了一个像素数据保持功能的
同时提供整合启动和
集成 - 停止时间为所有像素。
像素测量63.5微米55.5微米,63.5微米的中心到中心的间距和像素之间的8微米的间距。
操作是由仅需要一个串行输入(SI)脉冲和时钟内部逻辑简化。
该器件采用5 V单电源工作。的每384个像素的两个部分可以被读出
单独或可以级联以提供所有768个像素(参见图9)的单个输出。
该TSL1406RS是安装在一个较短的包相同的设备。这些装置的目的是用在
各种各样的应用,包括标记和读码,OCR和接触成像,边缘检测和
定位,和光学编码。
详细说明
该传感器由768光电二极管,称为像素,布置成线性数组中为止。光能量照射在
像素产生的光电流,然后由与该像素相关联的有源积分电路集成。
在积分期间,采样电容器通过模拟连接到积分器的输出
开关。在每个像素的累积电荷的量成正比上该象素的光强度
和积分时间。
积分器的输出和复位由384位的移位寄存器控制和复位逻辑。一个输出周期
通过在SI逻辑1计时开始。另一个信号,叫做HOLD,从SI1的上升沿产生
当SI1和HOLD1连接在一起。这会导致所有384采样电容从断开
它们各自的集成商,并开始一个积分复位期间。作为SI脉冲通过移位时钟
寄存器,存储在采样电容器中的电荷被顺序地连接到电荷耦合输出
放大器产生模拟输出AO的电压。积分复位周期结束18个时钟周期之后
在SI脉冲的时钟频率。然后在下一个积分周期开始。在384个时钟的上升沿时,SI脉冲
逐个从SO1脚(第1节)上,并成为SI脉冲第2(SO1时连接到
SI2)。在385个时钟周期的上升沿终止SO1脉冲,并返回模拟输出的AO
第1节到高阻抗状态。同样,SO2同步输出在768个时钟脉冲。请注意,一个769个时钟
需要脉冲终止SO 2脉冲和第2的返回AO到高阻抗状态。如果最低
积分时间是期望的,该下一个SI脉冲可以吨夸脱的最小延迟(象素电荷转移之后被呈现
时间)的769个时钟脉冲之后。节1和2可以以并行或串行方式进行操作。
AO为一个运算放大器式输出,不需要一个外部的下拉电阻。这种设计允许轨到轨
输出电压摆幅。与V DD =5伏时,输出为没有光输入名义上0V,2 V为正常白电平,和4.8伏
饱和光照水平。当设备未在输出相位,AO是在高阻抗状态。
线性阵列的积分时间是在此期间,光被采样和电荷聚积在所述周期
每个像素的积分电容。调整整合期的灵活性,是一个强大而实用的功能
的TAOS TSL14xx线性阵列系列。通过改变积分时间,所期望的输出电压可以
而避免了对大范围的光的水平的饱和输出引脚上获得的。
积分时间是在SI(开始集成)的正脉冲和HOLD正脉冲之间的时间
减去18设置时钟。该TSL14xx线性阵列通常与SI配置和HOLD引脚连接
一起。这种配置将假定,除非另有说明。发送高脉冲,以SI(观察
时序规则的建立和保持时钟边沿)开始像素输出和集成安装的一个新的周期。然而,
最小的第(n + 1)时钟,其中n是像素的数目,在接下来的高脉冲之前必须发生施加
为SI。这是没有必要对第(n + 1)个时钟之后立即发送的SI上/。一个等待时间加上最多
总的SI脉冲之间100毫秒,可以加入,以使积分时间创建更高的输出电压
在低光的应用。
线性阵列的每个像素包括一个光敏光电二极管。光电二极管转换成光强
到的电压。电压通过闭合开关S2(位置1)上采样电容器采样(见
功能框图第1页)。逻辑通过关闭控制积分电容器的复位至零
开关S1(位置2)。
在SI输入,所有的像素电压被同时扫描,并通过移动S2至位置2对于所有像素保持。
在这种情况下,S2以像素1在位置3。这使得像素1上提供的模拟输出的电压。
在下一时钟,S2为像素1像素2被置于位置3,使得电压被放入位置2和S2
像素2是可用的输出。
施加在SI脉冲之后跟随在SI脉冲和下一个17个时钟,S1开关对于所有像素遗体
在位置2以复位(归零)积分电容器,使得它准备好开始下一个积分周期。
在19个时钟的上升沿,S1开关针对所有像素被放入位置1和所有的像素开始
一个新的整合周期。
头18的像素电压是在积分电容器正在复位的时间输出。在19个时钟
以下的SI脉冲,像素1至18具有开关S2处于位置1,使得采样电容就可以开始
存储电荷。用于从通过所述第n时钟的19个时钟周期,S2被投入位置3读取输出
第n个时钟期间电压。在下一个时钟之前的像素S2的开关被置于位置1开始采样
积分电容器的电压。例如,S2像素19移动到第20个时钟位置1。在n + 1
时钟,S2开关的最后一个(第n)像素放入位置1,输出变为高阻抗状态。
如果一个SI被在n + 1个时钟启动,就没有时间对像素n的采样电容器充电到
积分电容器的电压电平。的最短时间所需的,以保证取样电容器
像素将n充电到积分电容器的电压电平是在20微秒的电荷转移时间。
因此,在n + 1个时钟,必须将下一个SI脉冲之前开始一个新的整合发生额外的20微秒的等待
输出循环。
对于任何给定Array的最小积分时间是需要的时钟出所有的像素时间确定
在阵列和排出像素的时间。排出象素所需的时间为常数。
因此,最小积分周期仅仅是时钟频率的函数,并且像素的数目
在该阵列。较慢的时钟速度增加了最小积分时间,降低了最大光水平
对于在输出饱和。在此数据表显示的最小积分时间是根据最大
8 MHz的时钟频率。
|
|
||||||||