|
||||||||||||||||||||||||||||
|
| IC库存索引: | A B C D E F G H I J K L M N O P Q R S T U V W X Y Z 0 1 2 3 4 5 6 7 8 9 |
| 当前位置:首页 > 新闻资讯 |
|
|
LMK00301原装现货热销/TI品牌代理/价格/图片/PDF 发布时间:2016/3/18 10:12:37 3:1输入多路复用器•时钟分配和电平转换 - 两个通用模数转换器,数模转换器,千兆位以太网,XAUI,投入运行在高达3.1 GHz的
并接受LVPECL,LVDS,CML,SSTL,光纤通道,SATA / SAS,SONET / SDH,CPRI,
HSTL,HCSL或单端时钟高频背板
- 一个晶振输入接受10至40兆赫•交换机,路由器,线路卡,时钟卡
晶体或单端时钟•服务器,计算机的PCI Express(3.0的PCIe)
•两家银行有5差分输出•每个远程射频单元和基带单元
- LVPECL,LVDS,HCSL,或Hi-Z(可选
每家银行)描述
该LMK00301是3千兆赫,10 - 输出电压差 - LVPECL附加抖动与LMK03806
扇出缓冲器用于高频率,低抖动时钟源在156.25兆赫:时钟/数据分配和电平转换。输入
- 20 FS RMS(10千赫 - 1 MHz)的时钟可以从两个通用输入选择或
- 51 fs的RMS(12千赫 - 20 MHz)的一种晶体输入。所选的输入时钟是
分配到5差分输出的两家银行以及•高PSRR:在-65 / -76 dBc的(LVPECL / LVDS)
一路LVCMOS输出。这两个差分输出银行156.25兆赫
可独立配置为LVPECL,LVDS,
•LVCMOS输出,带同步启用或HCSL驱动程序,或禁用。该LVCMOS输出
输入有侏儒无脉冲的同步使能输入
•启用或禁用时,引脚控制配置操作。该LMK00301
3.3 V±5%,3.3 V / 2.5 V输出电源:从3.3 V核心电源和3个独立•VCC核电源供电。
•3独立的VCCO输出电源:3.3 V / 2.5
V中的LMK00301提供高性能,±5%
多功能性和功率效率,使其成为理想的
•工业级温度范围:-40°C至+ 85°C取代固定输出缓冲装置,同时增加
•系统中的48引脚WQFN(7毫米×7毫米)时序余量。
该LMK00301是低附加抖动有10差分输出时钟扇出缓冲器,可运行在高达3.1
千兆赫。它拥有一个3:带有可选晶振输入1输入多路复用器,5差分输出的两家银行
与多模式缓冲器(LVPECL,LVDS HCSL,或Hi-Z),一路LVCMOS输出,和3个独立输出缓冲器
耗材。输入选择和输出缓冲模式可以通过引脚搭接来控制。该器件提供一
48引脚封装WQFN并利用在采用许多高速,低噪声电路设计
LMK04800系列时钟调节器。
VCC和VCCO电源
该LMK00301有独立的3.3 V内核(VCC)和3个独立的3.3 V / 2.5 V输出电源(VCCOA,
VCCOB,VCCOC)用品。在2.5伏的输出电源操作能够降低功耗和输出级
与2.5 V接收器设备的兼容性。对于LVPECL(VOH,VOL)和LVCMOS输出电平(VOH)是
引用其各自的Vcco供给,而LVDS和HCSL输出电平是在相对恒定
指定的Vcco范围。请参阅电源和散热考虑相关新增供应
考虑,如功耗,电源旁路,和电源纹波抑制(PSRR)。
输入时钟可以从CLKin0/ CLKin0*,CLKIN1/ CLKIN1*,或OSCIN来选择。时钟输入选择是
输入示于表1.参考驾驶时钟输入时钟输入:使用CLKin_SEL[01]的控制
要求。当选择CLKin0或CLKIN1,晶振电路断电。当OSCIN被选中,
晶体振荡器电路将启动和它的时钟将被分发到所有的输出。请参阅水晶接口
更多信息。可替代地,OSCIN可以由单端时钟代替驱动(高达250兆赫)的一个
水晶。
对银行A和银行B输出差分输出缓冲器类型可以使用单独配置
CLKoutA_TYPE[1:0]和CLKoutB_TYPE[1:0]输入,分别示于表3。对于应用场合
并不需要所有的差分输出,任何未使用的输出引脚悬空以最小的铜
长度(参见下面的注释),以最小化电容和电位耦合,降低电耗。如果
整个输出银行将不被使用,因此建议以禁用(高阻抗)的银行以降低功耗。请参阅
终止和输出接口和端接技术的详细信息使用时钟驱动器。
|
|
||||||||