|
||||||||||||||||||||||||||||
|
| IC库存索引: | A B C D E F G H I J K L M N O P Q R S T U V W X Y Z 0 1 2 3 4 5 6 7 8 9 |
| 当前位置:首页 > 新闻资讯 |
|
|
TDA5051AT原装现货热销/NXP品牌代理/价格/图片/PDF 发布时间:2016/3/9 10:20:20 该TDA5051A是一款调制解调器IC,专门负责通过手段ASK传输 家庭供电网络,在600波特或1200波特的数据速率。它从一个工作
5 V单电源。
全数字载波产生和整形
??调制/解调频率的时钟调整设定,从微控制器或
片上振荡器
?? 6位D/ A的高时钟频率(数字 - 模拟)转换器拒绝走样
组件
??具有过载保护功能完全集成的输出功率级
??自动增益控制(AGC)的接收器输入
?? 8位A/ D(模拟到数字)转换器和狭义数字滤波
??数字解调提供基带数据
??轻松满足EN50065-1用简单的耦合网络
??针对低成本应用很少的外部元件
?? SO16塑料包装
家电控制(空调,百叶窗,照明,报警等)
??能源/加热控制
??使用家庭电力网络幅移键控(ASK)数据传输
发射和接收阶段通过的主时钟控制的任一
微控制器或由连接到晶体片上基准振荡器。这可确保
传输载波的准确度和所述数字滤波器的精确修边,从而
使性能完全独立应用的干扰,如的
部件传播,温度,电源漂移等。
与电力网的接口是由一个LC网络的装置(见图15)。
该装置包括一个馈送120dBμV的(RMS)信号的输出功率级
典型的30Ω负载。
以降低功耗时,IC被掉电输入(引脚PD)禁止:在此
模式下,片上振荡器保持工作状态,时钟将继续在供给
针CLK_OUT。对于接收模式低功耗工作,该引脚可以动态
由单片机控制,见第8.4节“掉电模式”。
当该电路被连接到外部时钟发生器(见图6)时,时钟
信号必须在OSC1引脚(引脚7)应用; OSC2(引脚8)必须保持开路。
图7示出使用了片上时钟电路。
所有的逻辑输入和输出与TTL / CMOS电平兼容,可提供简单的
连接到标准的微控制器I / O端口。
IC的数字部分是完全扫描测试。两路数字输入,SCANTEST和TEST1,
用于生产测试:必须将这些引脚保持开路的功能模式
(正确的级别由内部上拉或下拉电阻定义)。
为了提供相对于环境条件的严格的稳定性,载波频率是
由微控制器时钟控制或根据扫描ROM存储器产生的
由片上振荡器提供的参考频率。高频时钟拒绝
混叠成分,以这样的程度,它们被耦合过滤
LC网络,并且不会造成任何干扰显著。数据调制施加
通过销DATA_IN和顺利通过特定的数字电路施加到载体
(成型)。次谐波成分在此过程中的限制,从而避免不可接受的
传输信道的干扰(根据CISPR16和EN50065-1
建议)。达到-55 dB的总谐波失真(THD)当典型
LC耦合网络(或等效滤波器)被使用。
DAC和功率级是为了提供的最大信号电平设定
122dBμV的(RMS)的输出。
功率级(TX_OUT)的输出必须连接到去耦
电容器因为DC电平0.5VDD在该管脚,这是目前的,即使当
设备不进行发射。此引脚也必须防止过压保护,
负瞬态信号。 TX_OUT的DC电平可用于偏压单极
瞬态抑制器,在应用程序图中显示(见图15)。
到电源直接连接是通过一个LC网络为低成本应用完成。
然而,HF信号变压器可以用于当电源线绝缘必须
执行。
备注:在发送模式中,该电路的接收部分是未禁用,并且
正常地进行发送信号的检测。在这种模式下,增益选择
前发送的开始被存储,并在AGC在内部设置为
-6分贝只要DATA_IN低。然后,老增益设置会自动恢复。
8.2接收模式
由调制解调器接收的输入信号被施加到一个宽范围的输入放大器
的AGC(-6分贝至+30分贝)。这基本上是对噪声性能的改进和信号
级调节,从而确保了ADC的最大的灵敏度。一个8位转换
然后进行随后的数字带通滤波,以满足CISPR16
正常化,符合当前的应用遇到了一些额外的限制。
数字解调后,基带数据信号脉冲之后提供
成型。
信号管脚(RX_IN)是一个高阻抗输入其具有要被保护和
DC去耦出于同样的原因与引脚TX_OUT。高灵敏度(82dBμV为单位)
这需要输入一个有效的50 Hz抑制滤波器(由LC接头实现
网络),这也可作为用于内部数字处理一个抗混叠滤波器;
(见图15)。
|
|
||||||||