|
IC库存索引: | A B C D E F G H I J K L M N O P Q R S T U V W X Y Z 0 1 2 3 4 5 6 7 8 9 |
最新IC库存 |
新闻资讯 |
当前位置:首页 > 新闻资讯 |
EP1AGX50DF1152I6N
EP1AGX35DF780I6N EP1AGX50CF484C6N EP1AGX50DF1152C6N EP2AGX125EF29I6N EP2AGX95EF35I6N EP2A40B724I9N EP2A40F1020I8N EP2A40F672I8N EP2A25F672I8N EP2A25B724I7N EP2A15FF672I8N EP2A15B724I7N EP2A15F672I8N EP2AGX95EF35C6N EP2AGX125EF35C5N EP2A40B724C9N EP2A40F1020C8N EP2A40F672C8N EP2A25F672C8N EP2A25B724C7N EP2A15FF672C8N EP2A15B724C7N EP2A15F672C8N EP4SE530F40I3N EP4SE290H29I2N EP4SE290F40I2N EP4SE680H35I3N EP4SE680F43I3N EP4SE680F40I3N EP4SE360H29I2N EP4SE360F40I2N EP4SE290F35I2N EP4SE230F29I2N EP4SE110F29I2N EP4SGX530NF45I2N EP4SGX530KH40I2N EP4SGX530HH35I2N EP4SGX230KF40I2N EP4SGX230HF35I2N |
AD9508BCPZ原装现货热销/ADI品牌代理/价格/图片/PDF 发布时间:2015/10/22 9:52:29 特征 1.65 GHz差分时钟输入/输出
10位可编程分频器,1至1024,所有整数
多达4个差分输出或8个CMOS输出
在硬编程引脚搭接能力
充电
<115 fs的RMS宽带随机抖动(参见图25)
添加剂输出抖动:41 fs的典型均方根值(12 kHz至20 MHz)的
出色的输出至输出隔离
所有输出自动同步
单2.5 V/3.3 V电源
内部LDO(低压差),增强稳压器
电源免疫力
相位偏移选择输出到输出粗延迟调整
3可编程输出逻辑电平,LVDS,HSTL,和CMOS
串行控制端口(SPI/ I2C)或引脚可编程模式
节省空间的24引脚LFCSP
应用
低抖动,低相位噪声时钟分配
为高速模数转换器,数模转换器,DDS中,DDC的,公爵,MxFEs
高性能无线收发器
高性能仪器仪表
宽带基础设施
该AD9508提供了一个设计时钟扇出功能,
强调低抖动,以最大限度地提高系统性能。这项
设备的优待,如时钟数据转换器与应用
苛刻的相位噪声和低抖动的要求。
有四个独立差分时钟输出,每
各种类型的逻辑电平提供。可用逻辑类型
包括LVDS(1.65 GHz)的,HSTL(1.65千兆赫)和1.8 V CMOS
(250兆赫)。在1.8伏CMOS输出模式,差分输出
变成两个CMOS单端信号。 CMOS输出
是1.8 V逻辑电平,无论工作电源电压。
每个输出具有一个可编程分频器,可以绕过
或者设置任何整数多达1024除了划分的
AD9508支持之间的粗输出相位调整
输出。
该装置也可被销编程各种固定
在上电时配置而不需要SPI或I2
C
编程。
该AD9508是采用24引脚LFCSP封装,工作
一个是单2.5 V或3.3 V电源。的温度范围内是
-40°C至+ 85°C。
理想的正弦波可以被认为是具有连续的
和随时间从0度到偶数级数相
360度的每个周期。实际的信号,然而,显示
从超过理想相位级数一定量的变化的
时间。这种现象是相位抖动。虽然很多原因
可以促进相位抖动,一个主要的原因是随机噪声,
统计学特征为高斯(正态)在
分布。
相位抖动导致撒出的正弦波的能量的
在频域,产生一个连续的功率谱。
这个功率谱通常报告为一系列值
的单位是dBc的/赫兹处从在频率给定的偏移
正弦波(载波)。的值是一个比(以dB表示)
功率包含在1赫兹带宽相对于所述
功率在载波频率。对于每次测量,
从载波频率偏移也给出。
是有意义的整合包含内的总功率
偏移频率的一些间隔(例如,10千赫至
10兆赫)。这就是所谓的通过该集成相位噪声
频率偏移的间隔和可以容易地与时间
由于包含在该偏移频率相位噪声抖动
间隔。
相位噪声对的性能有不利影响
的ADC,DAC和RF混频器。它降低了实现动态
范围的转换器和混频器的,虽然它们都受影响
在有些不同的方式。
时间抖动
相位噪声是一种频域现象。在时
域,同样的效果表现为随时间抖动。什么时候
观察正弦波,连续过零的时间
而变化。在一个方波,时间抖动的位移
从他们的理想边缘出现的(普通)次。同时
的情况下,从理想定时的变化都在时间抖动。
因为这些变化是随机的,该时间抖动
以秒为单位根均方(RMS)或一个特定
西格玛高斯分布的。
上发生的取样时钟的DAC或ADC时间抖动
降低了转换器的SNR和动态范围。取样
具有最低可能的抖动时钟提供最高的
从给定转换器的性能。
加相位噪声
加相位噪声相位噪声是量
只归于该设备或子系统被测量。
残留相位噪声系统利用两个设备
在完美的正交操作。任何相关噪声
常见的两种设备的外部元件(如时钟
源)不存在。这使得有可能预测
程度的装置也是有影响的总系统
相位噪声结合不同的振荡器中使用时
和时钟源,其各自贡献自己相
噪声对总。在许多情况下,相位一种元素的噪声
占主导地位的系统相位噪声。
加时间抖动
添加剂时间抖动是指时间抖动就是量
可归因于设备或子系统被测量。它是
通过在特定的整合加相位噪声计算
范围内。这使得有可能预测的程度的
设备将要影响总系统时间抖动当用于
在与各振荡器和时钟源相结合,
每个贡献自己的时间抖动的总和。于
许多情况下,外部振荡器和时钟的时间抖动
来源占主导地位的系统时间抖动。
|
|