|
IC库存索引: | A B C D E F G H I J K L M N O P Q R S T U V W X Y Z 0 1 2 3 4 5 6 7 8 9 |
最新IC库存 |
新闻资讯 |
当前位置:首页 > 新闻资讯 |
EP1AGX50DF1152I6N
EP1AGX35DF780I6N EP1AGX50CF484C6N EP1AGX50DF1152C6N EP2AGX125EF29I6N EP2AGX95EF35I6N EP2A40B724I9N EP2A40F1020I8N EP2A40F672I8N EP2A25F672I8N EP2A25B724I7N EP2A15FF672I8N EP2A15B724I7N EP2A15F672I8N EP2AGX95EF35C6N EP2AGX125EF35C5N EP2A40B724C9N EP2A40F1020C8N EP2A40F672C8N EP2A25F672C8N EP2A25B724C7N EP2A15FF672C8N EP2A15B724C7N EP2A15F672C8N EP4SE530F40I3N EP4SE290H29I2N EP4SE290F40I2N EP4SE680H35I3N EP4SE680F43I3N EP4SE680F40I3N EP4SE360H29I2N EP4SE360F40I2N EP4SE290F35I2N EP4SE230F29I2N EP4SE110F29I2N EP4SGX530NF45I2N EP4SGX530KH40I2N EP4SGX530HH35I2N EP4SGX230KF40I2N EP4SGX230HF35I2N |
AD9684BBPZ-500原装现货热销/ADI品牌代理/价格/图片/PDF 发布时间:2015/10/14 10:26:17 特征 并行LVDS(DDR)输出
每声道1.1 W的总功率为500 MSPS(默认设置)
SFDR = 85 dBFS的170 MHz的散热片(A 500 MSPS)
SNR = 68.6 dBFS的170 MHz的散热片(A 500 MSPS)
ENOB = 10.9位在170兆赫与fIN
DNL =±0.5 LSB
INL =±2.5 LSB
噪声密度= -153 dBFS的/赫兹在500 MSPS
1.25 V,2.50 V和3.3 V电源供电
无失码
内部模拟 - 数字转换器(ADC)电压参考
灵活的输入范围和端接阻抗
1.46 V P-P至2.06 V P-P(2.06 V P-P标称值)
400Ω,200Ω,100Ω,50Ω差
SYNC±输入允许多芯片同步
DDR LVDS(ANSI-644电平)输出
2 GHz的可用模拟输入全功率带宽
>96分贝通道隔离/串扰
振幅检测位有效AGC实施
每个通道两个集成的宽带数字处理器
12位数字控制振荡器(NCO)
3级联半带滤波器
差分时钟输入
串口控制
整数时钟除以2,4,或8
小信号抖动
应用
通信
多元化多频段,多模式数字接收机
3G / 4G,TD-SCDMA,W-CDMA,MC-GSM,LTE
通用软件无线电
超宽带卫星接收机
仪表(频谱分析仪,网络分析仪,
集成的射频测试解决方案)
雷达
数字示波器
高速数据采集系统
DOCSIS CMTS上行接收器路径
HFC数字反向通道接收机
概述
该AD9684是一款双通道,14位,500 MSPS ADC。该装置具有
片上缓冲器和一个采样和保持电路,专门用于
低功耗,小尺寸和易用性。本产品的设计
用于取样宽的带宽的模拟信号。该AD9684是
宽输入带宽进行了优化,一个高采样率,
出色的线性度和低功耗的小型封装。
这款双通道ADC内核配备了多级,差分流水线
架构并集成了输出误差校正逻辑。每
ADC具有宽带宽缓冲输入,支持
多种用户可选的输入范围。集成的电压
参考可简化设计。每个ADC数据输出
通过2块内部连接到一个可选的毁灭。
模拟输入信号和时钟信号是差分输入。每
ADC数据输出内部连接到两个数字
下变频器(DDC的)。每一个DDC包括四个级联
信号处理阶段:一个12位的频率变换器(NCO),
三个半带抽取滤波器支持除以
因子的两个,四个,八个。
该AD9684有几个功能,简化了自动
在通信接收器的增益控制(AGC)功能。该
可编程的阈值检测器可以监控的
使用快速检测的输出比特输入信号功率
ADC。如果输入信号电平超过可编程
阈值,快速检测指示器就会变为高电平。因为这
阈值指示器的低延迟,用户可以快速地降低
系统增益,以避免发生超量程条件在ADC
输入。除了快速检测输出,AD9684也
提供信号监测能力。信号监控模块
提供有关信号,即ADC的其他信息
数字化。
双ADC输出数据被直接路由至一个外部的,
14位LVDS输出端口,支撑用双数据速率(DDR)
格式。外部数据时钟和状态位供
数据采集的灵活性。
LVDS输出有多种配置,这取决于
接收逻辑装置和采样的可接受的速率
率的ADC。支持多设备同步
通过SYNC±输入引脚。
该AD9684具有灵活的省电选项,允许
当需要时显著降低功耗。所有这些功能都可以
采用1.8 V至3.4 V功能的3线串行口进行编程
接口(SPI)。
该AD9684可在无铅,196球的球栅阵列
(BGA),并规定工作在-40°C至+ 85°C工业
温度范围。该产品是由美国专利保护。
产品聚焦
1.宽全功率带宽支持的中间
频(IF)采样的信号高达2 GHz。
2.缓冲输入,可编程输入端接放心
过滤器的设计与实现。
3.四个集成宽带抽取滤波器和NCO
模块支持多频段接收器。
4.灵活的SPI控制各种产品特性和功能
以满足特定系统的要求。
5.可编程的快速超量程检测和信号
监控。
6. SYNC±输入允许多个器件之间的同步。
7.12毫米×12毫米,196球BGA_ED。
|
|