|
IC库存索引: | A B C D E F G H I J K L M N O P Q R S T U V W X Y Z 0 1 2 3 4 5 6 7 8 9 |
最新IC库存 |
新闻资讯 |
当前位置:首页 > 新闻资讯 |
EP1AGX50DF1152I6N
EP1AGX35DF780I6N EP1AGX50CF484C6N EP1AGX50DF1152C6N EP2AGX125EF29I6N EP2AGX95EF35I6N EP2A40B724I9N EP2A40F1020I8N EP2A40F672I8N EP2A25F672I8N EP2A25B724I7N EP2A15FF672I8N EP2A15B724I7N EP2A15F672I8N EP2AGX95EF35C6N EP2AGX125EF35C5N EP2A40B724C9N EP2A40F1020C8N EP2A40F672C8N EP2A25F672C8N EP2A25B724C7N EP2A15FF672C8N EP2A15B724C7N EP2A15F672C8N EP4SE530F40I3N EP4SE290H29I2N EP4SE290F40I2N EP4SE680H35I3N EP4SE680F43I3N EP4SE680F40I3N EP4SE360H29I2N EP4SE360F40I2N EP4SE290F35I2N EP4SE230F29I2N EP4SE110F29I2N EP4SGX530NF45I2N EP4SGX530KH40I2N EP4SGX530HH35I2N EP4SGX230KF40I2N EP4SGX230HF35I2N |
ADP5070ACPZ原装现货热销/ADI品牌代理/价格/图片/PDF 发布时间:2015/9/15 10:02:04 特征 宽输入电源电压范围:2.85 V至15 V
产生良好的监管,独立电阻器
可编程VPOS和VNEG输出
升压型稳压器产生VPOS输出
可调正输出到39 V
集成1.0主开关
可选的单端初级电感转换器(SEPIC)
配置为自动升压/降压
反相调节器产生VNEG输出
可调负输出至VIN - 39 V
集成0.6 A主开关
对正面和负面的输出真正的关机
1.2兆赫/ 2.4 MHz的开关频率与可选的外部
从1.0 MHz到2.6 MHz的频率同步
电阻可编程软启动定时器
压摆率控制降低系统噪音
个人精密使能和灵活的启动顺序
控制对称Start(开始),VPOS第一或VNEG第一
外的相操作
UVLO,OCP,OVP,和TSD保护
采用4 mm×4毫米,20引脚LFCSP封装和20引脚TSSOP
-40°C至+ 125°C的结温范围内
支持的的ADIsimPower工具集
应用
双极型放大器,ADC,DAC和多路复用器
电荷耦合器件(CCD)偏置电源
光模块供应
RF功率放大器(PA)的偏压
概述
所述ADP5070是双高性能的DC-DC调节器是
产生独立调节正极和负极轨。
2.85 V至15 V的输入电压范围支持多种
应用程序。在两个稳压器集成主开关启用
新一代的可调正输出电压高达+39 V
和负输出电压低至-39 V以下时的输入电压。
所述ADP5070工作在选定的销1.2兆赫/ 2.4兆赫
开关频率。的ADP5070可以与同步
从1.0 MHz到2.6 MHz的缓解噪音外部振荡器
过滤在敏感的应用。两个稳压器
可编程摆率控制电路的MOSFET
驱动器级,以减少电磁干扰(EMI)。
灵活的启动测序设有的选项
手动启用,同步模式,正电源至上,
负电源第一。
该ADP5070具有固定的内部或电阻可编程
软启动计时器,以防止浪涌电流的电。中
关机,无论是监管者完全断开负载
输入电源提供了真正的关机。
在ADP5070其它关键的安全功能包括过流
保护(OCP),过电压保护(OVP),热
关断(TSD)和输入欠压锁定(UVLO)。
该ADP5070是采用20引脚LFCSP封装或20引脚
TSSOP封装,额定工作在-40°C至+ 125°C的结温
范围
PWM模式
在ADP5070升压和反相监管机构在运作
固定频率由内部振荡器设置。在每次的开始
振荡器周期,MOSFET开关导通时,施加正
电压电感两端。电感电流(IINDUCTOR)
增大,直至电流检测信号超过峰值电感
电流阈关闭MOSFET开关;这道门槛
由误差放大器的输出进行设置。在MOSFET关断时,
电感电流下降通过外部二极管,直到
接下来振荡器时钟脉冲启动一个新的周期。它调节输出
电压调节峰值电感电流阈值。
PSM模式
在轻负荷运行,监管部门可以跳过脉冲
维持输出电压调节。跳脉冲上升
该设备的效率。
欠压锁定(UVLO)
欠压闭锁电路监视PVINSYS销
电压电平。如果输入电压降至低于VUVLO_FALLING
阈值时,监管机构关闭。经过PVINSYS引脚电压
上升到高于VUVLO_RISING阈值时,软起动时间发起,
而监管机构已启用。
振荡器和同步
该ADP5070启动升压稳压器SW1引脚的驱动
和反相调节器SW2销180°的相位差,以减少
峰电流消耗和噪声。
锁相回路(PLL)系振荡产生的内部
时钟,并提供两个内部产生频率的选择
选项或外部时钟同步。开关频率
使用表6中所示的SYNC / FREQ端选项配置。
对于外部同步,连接SYNC /频率引脚为
合适的时钟源。 PLL锁定到内的输入时钟
通过FSYNC指定的范围
|
|