|
IC库存索引: | A B C D E F G H I J K L M N O P Q R S T U V W X Y Z 0 1 2 3 4 5 6 7 8 9 |
最新IC库存 |
新闻资讯 |
当前位置:首页 > 新闻资讯 |
EP1AGX50DF1152I6N
EP1AGX35DF780I6N EP1AGX50CF484C6N EP1AGX50DF1152C6N EP2AGX125EF29I6N EP2AGX95EF35I6N EP2A40B724I9N EP2A40F1020I8N EP2A40F672I8N EP2A25F672I8N EP2A25B724I7N EP2A15FF672I8N EP2A15B724I7N EP2A15F672I8N EP2AGX95EF35C6N EP2AGX125EF35C5N EP2A40B724C9N EP2A40F1020C8N EP2A40F672C8N EP2A25F672C8N EP2A25B724C7N EP2A15FF672C8N EP2A15B724C7N EP2A15F672C8N EP4SE530F40I3N EP4SE290H29I2N EP4SE290F40I2N EP4SE680H35I3N EP4SE680F43I3N EP4SE680F40I3N EP4SE360H29I2N EP4SE360F40I2N EP4SE290F35I2N EP4SE230F29I2N EP4SE110F29I2N EP4SGX530NF45I2N EP4SGX530KH40I2N EP4SGX530HH35I2N EP4SGX230KF40I2N EP4SGX230HF35I2N |
AD9257BCPZ原装现货热销/ADI品牌代理/价格/图片/PDF 发布时间:2015/9/4 10:47:08 产品聚焦 1,占地面积小。 8个ADC包含在一个小的,
节省空间的封装。
55毫瓦/通道2低功耗在65 MSPS与可扩展性
电源选项。
3.易于使用。数据时钟输出(DCO)的规定,
运行速度高达455 MHz,支持的频率
双倍数据速率(DDR)操作。
4.用户灵活性。 SPI控制提供了广泛的
灵活的特点,以满足特定的系统要求。
5.引脚兼容的AD9637(12位8通道ADC)。
特征
低功耗:每通道55毫瓦,在65 MSPS与可扩展性
电源选项
SNR=75.5分贝(奈奎斯特)
SFDR=91.6 dBc的(奈奎斯特)
DNL=±0.6 LSB(典型值),INL=±1.1 LSB(典型值)
串行LVDS(ANSI-644,默认)
低功耗,减少信号选项(类似于IEEE1596.3)
数据和帧时钟输出
650 MHz全功率模拟带宽
2 V P-P的输入电压范围
1.8 V电源供电
串口控制
全芯片和独立的通道断电模式
灵活的位定向
内置的和定制的数字测试模式生成
可编程时钟和数据对齐
可编程输出分辨率
待机模式
应用
医疗成像和无损超声
便携式超声和数字波束形成系统
正交无线电接收机
分集无线电接收机
光纤网络
试验设备
输入共模
在AD9257的模拟输入端无内部直流偏置。
因此,在交流耦合应用,用户必须提供
这种偏见外部。设定装置,使VCM = AVDD/2是
推荐用于最佳性能,但该设备可以
功能在更宽的范围内以合理的性能,因为
在图44中所示。
一个板上,共模电压参考被包括在
的设计和可从VCM引脚。 VCM引脚
必须去耦由0.1μF的电容接地,如
在应用信息部分。
最大SNR性能由ADC设置为实现
跨度最大差分配置下运行。在的情况下
AD9257,最大输入范围可为2 V峰峰值。
该AD9257是一种多级,流水线ADC。每个阶段
提供足够的重叠,以校正在闪速错误
前级。从每一级的量化输出是
组合成一个最终的14位结果在数字校正
逻辑。串行器发送该转换的数据中的14位
输出。流水线结构允许第一级到
用一个新的输入采样,而其余的阶段
操作与前面的样本。采样在崛起
在时钟的边缘。
每个阶段的管道,但不包括最后一个,包括一个低
连接到一个开关电容器DAC分辨率闪速ADC
和级间残余放大器(例如,乘法
数字 - 模拟转换器(MDAC))。余量放大器
放大重构DAC输出之间的差
和闪光输入管道中的下一阶段。的一个位
冗余用在每一阶段以促进数字校正
闪存错误。最后一级仅由一个Flash型ADC组成。
输出级模块能够实现数据对齐,纠正错误,
将数据传递给输出缓冲器。然后,数据被串行化
和对准和数据的帧时钟。
|
|