|
IC库存索引: | A B C D E F G H I J K L M N O P Q R S T U V W X Y Z 0 1 2 3 4 5 6 7 8 9 |
最新IC库存 |
新闻资讯 |
当前位置:首页 > 新闻资讯 |
EP1AGX50DF1152I6N
EP1AGX35DF780I6N EP1AGX50CF484C6N EP1AGX50DF1152C6N EP2AGX125EF29I6N EP2AGX95EF35I6N EP2A40B724I9N EP2A40F1020I8N EP2A40F672I8N EP2A25F672I8N EP2A25B724I7N EP2A15FF672I8N EP2A15B724I7N EP2A15F672I8N EP2AGX95EF35C6N EP2AGX125EF35C5N EP2A40B724C9N EP2A40F1020C8N EP2A40F672C8N EP2A25F672C8N EP2A25B724C7N EP2A15FF672C8N EP2A15B724C7N EP2A15F672C8N EP4SE530F40I3N EP4SE290H29I2N EP4SE290F40I2N EP4SE680H35I3N EP4SE680F43I3N EP4SE680F40I3N EP4SE360H29I2N EP4SE360F40I2N EP4SE290F35I2N EP4SE230F29I2N EP4SE110F29I2N EP4SGX530NF45I2N EP4SGX530KH40I2N EP4SGX530HH35I2N EP4SGX230KF40I2N EP4SGX230HF35I2N |
AD7398原装现货热销/ADI品牌代理/价格/图片/PDF 发布时间:2015/8/19 10:18:28 概述 四核,12位/ 10位,电压 - 在AD7398 / AD7399系列
输出数字 - 模拟转换器被设计为从一个操作
单3 V至5 V或±5 V双电源。建有模拟的稳健
CBCMOS工艺,这种单芯片DAC为用户提供了低
成本和易于使用的单或双电源系统。
所施加的外部基准VREF确定满量程
输出电压。有效的VREF值包括VSS <VREF <VDD的
导致了多种选择的满量程输出。对于乘以
应用AC输入可以大到±5 VP。
双缓冲串行数据接口,提供高速,
3线,使用SPI serial-和微控制器兼容的输入
数据输入(SDI),时钟(CLK),和一个片选(CS)。一个常见的
电平敏感负载DAC选通(LDAC)输入允许simulta-
所有DAC输出从先前加载输入neous更新
寄存器。此外,在复位内部权力强制
在系统的输出电压为零开启。外部asynchro-
理性复位(RS)也会迫使所有寄存器零代码状态。一个
可编程电源关断功能可降低功率耗散
化未使用的DAC。
两款器件均采用相同的引脚排列,使用户能够
选择适合其应用适当的分辨率不
重新设计布局。对于8位分辨率应用看
引脚兼容产品AD7304。
该AD7398 / AD7399工作在扩展工业
(-40°C至+ 125°C)温度范围。部分在可
宽体SOIC-16和超紧凑轻薄1.1毫米TSSOP-
16包。
特征
AD7398-12位分辨率
AD7399-10位分辨率
可编程功耗关断
单(3 V至5 V)或双(?5 V)电源供电
3线串行SPI兼容接口
内部上电复位
双缓冲寄存器的同时
多通道DAC更新
四个单独的轨到轨输入参考
薄型TSSOP-16封装
低温度系数为1.5ppm/2 C
应用
汽车输出电压范围
便携式通信
数字控制校准
电脑周边
术语
相对精度,INL
对于DAC,相对精度或积分非线性(INL)是
一个之间的最大偏差,在LSB中的,从一个直
线穿过DAC传递函数的端点。
一个典型的INL与代码的关系可以看出,在TPC 1。
微分非线性,DNL
微分非线性是衡量之间的差异
改变任意两个相邻之间的理想的1 LSB变化
码。 ±1的额定微分非线性LSB马克西 -
妈妈保证单调性。 TPC 3示出了典型的DNL
与代码的关系。
零刻度误差,VZSE
零刻度误差是输出电压误差的指标
当零代码载入DAC寄存器零电压。
满量程误差,VFSE
满刻度误差是全输出电压误差的指标
当满量程代码载入DAC寄存器量程电压。
满量程温度系数,TCVFS
这是在满量程误差随变化的措施
在温度。它被表示为ppm /℃或毫伏/℃。
DAC干扰脉冲,Q
数字 - 模拟毛刺脉冲是注入的脉冲
模拟输出时在DAC寄存器变化的输入码
状态。它通常规定为毛刺以nV-S区
而当数字输入代码改变1 LSB测量
在主进位跃迁(跳变)。的的曲线
干扰脉冲显示在TPC 10。
数字馈通,QDF
数字馈通措施的冲动注入
从数字的DAC输入的数模转换器的模拟输出,但是
当DAC输出未更新时进行测量。 CS举行
高,而在CLK和SDI信号被切换。这是试样
田间为nV-S和测量方法是让一个满量程编码变化
数据总线,即全0至全1,反之亦然。一个typi-
数字馈通的CAL情节显示在TPC 11。
电源灵敏度,PSS
本说明书说明了如何将DAC的输出是
受变化的电源电压。电源
灵敏度引述%变化方面每%的输出
改变为VDD的DAC满量程输出。 VDD是多种多样
由±10%。
参考穿心,VOUT / VREF
这是从VREF输入引线到的量度
当DAC装有全0 DAC输出。 A 100千赫,
1 V P-P施加到VREF。参考馈通表示
以dB或mV P-P。
|
|