|
IC库存索引: | A B C D E F G H I J K L M N O P Q R S T U V W X Y Z 0 1 2 3 4 5 6 7 8 9 |
最新IC库存 |
新闻资讯 |
当前位置:首页 > 新闻资讯 |
EP1AGX50DF1152I6N
EP1AGX35DF780I6N EP1AGX50CF484C6N EP1AGX50DF1152C6N EP2AGX125EF29I6N EP2AGX95EF35I6N EP2A40B724I9N EP2A40F1020I8N EP2A40F672I8N EP2A25F672I8N EP2A25B724I7N EP2A15FF672I8N EP2A15B724I7N EP2A15F672I8N EP2AGX95EF35C6N EP2AGX125EF35C5N EP2A40B724C9N EP2A40F1020C8N EP2A40F672C8N EP2A25F672C8N EP2A25B724C7N EP2A15FF672C8N EP2A15B724C7N EP2A15F672C8N EP4SE530F40I3N EP4SE290H29I2N EP4SE290F40I2N EP4SE680H35I3N EP4SE680F43I3N EP4SE680F40I3N EP4SE360H29I2N EP4SE360F40I2N EP4SE290F35I2N EP4SE230F29I2N EP4SE110F29I2N EP4SGX530NF45I2N EP4SGX530KH40I2N EP4SGX530HH35I2N EP4SGX230KF40I2N EP4SGX230HF35I2N |
XC3S400-4FTG256C原装现货热销/Xilinx品牌代理/价格/图片/PDF 发布时间:2015/8/18 10:36:15 介绍 斯巴达™-3系列现场可编程门阵列
是专门设计来满足高容量的需求,
成本敏感的消费电子应用。该
八名成员组成的家庭提供密度从5万到
5000000系统门,如表1所示。
在Spartan-3系列建立在早期的成功
的Spartan-IIE系列通过增加逻辑量
资源,内部RAM的容量,总数
的I / O,和运作的整体水平以及由
改善
时钟
管理
功能。
众多
从增强国家的最先进的派生的Virtex™-II技
术。这些Spartan-3系列的增强功能,并结合
先进的工艺技术,提供更多功能
和每美元带宽比以前可能,设定
在可编程逻辑行业廷的新标准。
因为他们的成本非常低,Spartan-3系列的FPGA
非常适合于广泛的消费电子产品
应用,包括宽带接入,家庭网络 -
ING,显示器/投影和数字电视设备。
在Spartan-3系列是一个更好的选择,以掩盖亲
编程的ASIC。 FPGA的避免了较高的初始成本,在
漫长的开发周期,以及固有的僵化
传统的ASIC。此外,FPGA的可编程许可证
设计升级,在现场没有硬件更换
必要时,是不可能与ASIC的。
特征
•
低成本,高容量的高性能逻辑解决方案,
面向消费者的应用
-
密度高达74880逻辑单元
•
的SelectIO™信号
-
多达784个I / O引脚
-
我每622 Mb / s的数据传输速率/ O
-
18单端信号标准
-
8差分I / O标准,包括LVDS,RSDS
-
通过终止数控阻抗
-
信号摆幅从1.14V到3.45V
-
双倍数据速率(DDR)支持
-
DDR,DDR2 SDRAM支持高达333 Mbps的
•
逻辑资源
-
丰富的逻辑单元与移位寄存器功能
-
宽,快速复用器
-
快速先行进位逻辑
-
专用18×18乘法器
-
JTAG逻辑与IEEE 1149.1 / 1532兼容
•
SelectRAM™分层存储
-
高达1,872千位总块RAM的
-
高达520 Kbit的总分布式RAM
•
数字时钟管理器(多达四个的DCM)
-
时钟偏移消除
-
频率合成
-
高分辨率相移
•
八个全局时钟线和丰富的路由
•
赛灵思ISE WebPACK中和发展的全面支持
系统
•
的MicroBlaze™和的PicoBlaze™处理器,PCI,PCI
快递PIPE端点,以及其它IP核
•
无铅封装选项
•
汽车的Spartan-3系列XA变种
结构概述
在Spartan-3系列架构由五个丰达
心理可编程功能要素:
•
可配置逻辑块(CLB)包含基于RAM的
查找表(LUT)来实现逻辑和存储
元件可被用作触发器或锁存器。
个CLB可以被编程以执行多种
逻辑功能以及存储数据。
•
输入/输出块(IOB的)控制数据流
在I / O引脚和的内部逻辑之间
装置。每个IOB支持双向数据流加
3态运行。二十六个不同的信号标准,
其中包括八个高性能差分标准,
可作为示于表2双数据速率
(DDR)寄存器都包括在内。数字控制
阻抗(DCI)功能提供自动片
终端,简化电路板设计。
•
块RAM提供了数据存储的18-Kbit的形式
双端口块。
•
乘法器块接受两个18位的二进制数作为
输入和计算产品。
•
数字
时钟
经理
(DCM)中
块
提供
自校准,用于分配全数字解决方案,
延迟,倍频,分频和相移时钟
信号。
这些元件被组织成如图1所示的圆环
的IOB的包围的CLB规则排列。该XC3S50
具有的RAM块的单个列嵌入阵列中。
这些设备从XC3S200的对XC3S2000
有块RAM两列。在XC3S4000和
XC3S5000装置有四个RAM列。每列
是由若干18 Kbit的RAM块;每个块是
用专用的乘数相关联。在DCM的是位置
tioned在外部RAM块列的末端。
在Spartan-3系列拥有丰富的痕迹网
交换机连接所有五个功能要素,
其中发射信号。每一个功能元素
具有相关联的开关矩阵,其允许多个CON-
nections到路由。
|
|