|
IC库存索引: | A B C D E F G H I J K L M N O P Q R S T U V W X Y Z 0 1 2 3 4 5 6 7 8 9 |
最新IC库存 |
新闻资讯 |
当前位置:首页 > 新闻资讯 |
EP1AGX50DF1152I6N
EP1AGX35DF780I6N EP1AGX50CF484C6N EP1AGX50DF1152C6N EP2AGX125EF29I6N EP2AGX95EF35I6N EP2A40B724I9N EP2A40F1020I8N EP2A40F672I8N EP2A25F672I8N EP2A25B724I7N EP2A15FF672I8N EP2A15B724I7N EP2A15F672I8N EP2AGX95EF35C6N EP2AGX125EF35C5N EP2A40B724C9N EP2A40F1020C8N EP2A40F672C8N EP2A25F672C8N EP2A25B724C7N EP2A15FF672C8N EP2A15B724C7N EP2A15F672C8N EP4SE530F40I3N EP4SE290H29I2N EP4SE290F40I2N EP4SE680H35I3N EP4SE680F43I3N EP4SE680F40I3N EP4SE360H29I2N EP4SE360F40I2N EP4SE290F35I2N EP4SE230F29I2N EP4SE110F29I2N EP4SGX530NF45I2N EP4SGX530KH40I2N EP4SGX530HH35I2N EP4SGX230KF40I2N EP4SGX230HF35I2N |
ADSP-TS201SABPZ050原装现货热销/ADI品牌代理/价格/图片/PDF 发布时间:2015/7/30 11:46:29 主要特点 高达600MHz,1.67ns指令周期率
内部片上-DRAM存储器的24M位
25毫米×25毫米(576球)耐热增强型球栅
arraypackage
双计算模块,每个都包含一个ALU,一个
乘法器,移位器,寄存器文件,和一个通信
逻辑单元(CLU)
双整数ALU的,提供数据寻址和指针
操作
集成I / O包括14通道DMA控制器,外部
端口,四链路端口,SDRAM控制器,可编程
旗销,两个定时器,定时器和过期引脚系统
积分
片上IEEE 1149.1标准的JTAG测试访问端口
仿真
单精度IEEE 32位和扩展精度的40位
浮点数据格式和8位,16位,32位和64位
定点数据格式
主要优势
提供高性能的静态超标量DSP
操作,优化电信
基础设施和其他大型,要求多
DSP应用
性能十分出色的DSP算法和I / O
基准(见表1基准)
支持内部之间的低开销的DMA传输
存储器,外部存储器,存储器映射的外设,
链路端口,主机处理器和其他
(多处理器)的DSP
通过非常灵活的指令简化了DSP编程
化设置和高级语言的友好DSP架构
启用可扩展多处理系统具有低commu-
通信业的开销
提供片上仲裁无缝多
在ADSP-TS201S TigerSHARC处理器是一个超高per-
formance,对于大信号静态超标量处理器优化
处理任务和通信基础设施。该DSP
结合了非常广泛的内存宽度的双计算
块支承浮点(IEEE 32位和扩展
高精度40位)和定点(8位,16位,32位和64位)亲
cessing-设置的性能为数字信号的新标准
处理器。在静态的TigerSHARC超标量体系结构允许
在DSP执行多达四条指令的每个周期,在执行
24个固定点(16位)操作或六浮点
操作。
四个独立的128位宽的内部数据总线,每个CON-
necting的六个4M位存储银行,使四字
数据,指令和I / O访问,并提供33.6克每字节
第二内部内存带宽。工作在600 MHz时,
在ADSP-TS201S处理器核心拥有1.67 ns指令
周期。使用其单指令,多数据(SIMD)
特点,ADSP-TS201S处理器可以执行4.8十亿,
40位MAC或1.2十亿,每秒80位MAC。表1
显示了DSP的性能基准。
在ADSP-TS201S处理器是与其他代码兼容
TigerSHARC处理器。
功能框图在第1页显示
ADSP-TS201S处理器的建筑块。这些块
包括:
•双计算模块,每个模块包含一个ALU的,多
钳,64位转换器,128位CLU和32字寄存器文件
和相关的数据对齐缓冲器(dAb的)
•双整数ALU的(IALUs),每个都有自己的31个字
寄存器文件用于数据寻址和一个状态寄存器
•程序与序指令对齐缓冲器
(IAB)和分支目标缓冲器(BTB)
•支持硬件和软件的可编程中断控制器
洁具中断,支持电平还是边沿触发,和
支持优先级,嵌套中断
•四个128位内部数据总线,每一个连接到六
4M位存储银行
•片DRAM(24M位)
•外部端口,提供了接口主办proces-
感器,多空间(DSP)的片外内存 -
映射外设和外部SRAM和SDRAM
•一个14通道DMA控制器
•四个全双工LVDS链路端口
•两个64位间隔计时器和定时器过期销
•为导通的IEEE 1149.1标准的JTAG测试访问端口
片上仿真
|
|