|
IC库存索引: | A B C D E F G H I J K L M N O P Q R S T U V W X Y Z 0 1 2 3 4 5 6 7 8 9 |
最新IC库存 |
新闻资讯 |
当前位置:首页 > 新闻资讯 |
EP1AGX50DF1152I6N
EP1AGX35DF780I6N EP1AGX50CF484C6N EP1AGX50DF1152C6N EP2AGX125EF29I6N EP2AGX95EF35I6N EP2A40B724I9N EP2A40F1020I8N EP2A40F672I8N EP2A25F672I8N EP2A25B724I7N EP2A15FF672I8N EP2A15B724I7N EP2A15F672I8N EP2AGX95EF35C6N EP2AGX125EF35C5N EP2A40B724C9N EP2A40F1020C8N EP2A40F672C8N EP2A25F672C8N EP2A25B724C7N EP2A15FF672C8N EP2A15B724C7N EP2A15F672C8N EP4SE530F40I3N EP4SE290H29I2N EP4SE290F40I2N EP4SE680H35I3N EP4SE680F43I3N EP4SE680F40I3N EP4SE360H29I2N EP4SE360F40I2N EP4SE290F35I2N EP4SE230F29I2N EP4SE110F29I2N EP4SGX530NF45I2N EP4SGX530KH40I2N EP4SGX530HH35I2N EP4SGX230KF40I2N EP4SGX230HF35I2N |
EP1S30F780C7N原装现货热销/Altera品牌代理/价格/图片/PDF 发布时间:2015/7/20 11:09:44 所述的Stratix系列FPGA是基于一个1.5-V,0.13微米,全层铜 SRAM工艺,以高达79040逻辑单元(LE)和向上的密度
的RAM7.5兆位。 Stratix器件提供高达22数字信号
处理(DSP)具有高达176(9位×9位)嵌入块
乘法器,用于DSP应用进行了优化,使高效
实现高性能滤波器和乘法器。的Stratix
器件支持多种I/ O标准,并提供了一个完整的时钟
管理解决方案,其层次时钟结构具有高达
420-MHz的性能和多达12个锁相环(PLL)的。
Stratix系列提供了以下功能:
■
10,570至79040个LE;见表1-1
■
高达7427520 RAM位(928440字节)可在不降低
逻辑资源
■
TriMatrixTM内存由三个RAM块大小为
实现真正的双端口存储器和先入先出(FIFO)
缓冲区
■
高速DSP模块提供专用的实施
乘法器(快于300兆赫),乘法累加功能,
与有限脉冲响应(FIR)滤波器
■
多达16个,每个器件区22时钟资源全局时钟
■
最多12个PLL(四个功能增强的PLL和8个快速PLL)的每个设备
提供扩频,可编程带宽,时钟开关 -
以上,实时PLL重配置,和先进的乘法
和相移
■
支持多种单端和差分I / O标准
■
多达116通道up高速差分I / O支持
80个通道每秒兆位840优化(Mbps)的
■
支持高速网络和通信总线
标准包括的RapidIO,UTOPIA IV,CSIX,HyperTransportTM
技术,10G以太网XSBI,SPI-4第2阶段(POS-PHY第4层),
和SFI-4
■
差分片上的LVDS支持终止
■
支持高速外部存储器,包括零总线
周转(ZBT)SRAM,四倍数据率(QDR和QDRII)SRAM,
双倍数据速率(DDR)SDRAM,DDR快速循环RAM(FCRAM)
和单数据速率(SDR)的SDRAM
■
在-6和更快的速度等级为66-MHz的PCI(64位和32位)支持
设备,33-MHz的PCI(64位和32位)在-8和更快的支持
速度级器件
■
支持133-MHz的PCI-X 1.0 -5速度级器件
■
支持100MHz的PCI-X 1.0 -6更快的速度级器件
■
支持66-MHz的PCI-X 1.0 -7速度等级器件
■
支持从多个知识产权宏功能
Altera的MegaCore®功能和Altera宏功能合作伙伴
程序(AMPPSM)宏功能
■
支持远程配置更新
Stratix器件可节省空间的的FineLineBGA®和球栅
阵列(BGA)的封装(见表1-3通过1-5)。所有Stratix器件
在同一封装内支持纵向移植(例如,你
可以在EP1S10,EP1S20和EP1S25在设备之间迁移672-
引脚BGA封装)。垂直迁移意味着你可以迁移到
设备的专用引脚,配置引脚和电源引脚是
同样的跨设备的密度一个给定的包。对于I / O引脚迁移
跨密度,你必须越过参考使用可用的I / O引脚
器件引脚输出给定包类型的所有计划,以密度
确定哪些I / O引脚的迁徙。可以Quartus®II软件
自动交叉引用和地点,除了差引脚所有引脚
迁移当给定一个设备迁移列表。您必须使用引脚
奏每个设备,以验证鉴别安置迁移。一个
Quartus II软件的未来版本将支持差分引脚
迁移。
|
|