|
IC库存索引: | A B C D E F G H I J K L M N O P Q R S T U V W X Y Z 0 1 2 3 4 5 6 7 8 9 |
最新IC库存 |
新闻资讯 |
当前位置:首页 > 新闻资讯 |
EP1AGX50DF1152I6N
EP1AGX35DF780I6N EP1AGX50CF484C6N EP1AGX50DF1152C6N EP2AGX125EF29I6N EP2AGX95EF35I6N EP2A40B724I9N EP2A40F1020I8N EP2A40F672I8N EP2A25F672I8N EP2A25B724I7N EP2A15FF672I8N EP2A15B724I7N EP2A15F672I8N EP2AGX95EF35C6N EP2AGX125EF35C5N EP2A40B724C9N EP2A40F1020C8N EP2A40F672C8N EP2A25F672C8N EP2A25B724C7N EP2A15FF672C8N EP2A15B724C7N EP2A15F672C8N EP4SE530F40I3N EP4SE290H29I2N EP4SE290F40I2N EP4SE680H35I3N EP4SE680F43I3N EP4SE680F40I3N EP4SE360H29I2N EP4SE360F40I2N EP4SE290F35I2N EP4SE230F29I2N EP4SE110F29I2N EP4SGX530NF45I2N EP4SGX530KH40I2N EP4SGX530HH35I2N EP4SGX230KF40I2N EP4SGX230HF35I2N |
ADSP-21061原装现货热销/ADI品牌代理/价格/图片/PDF 发布时间:2015/7/16 10:08:51 摘要 高性能计算机的信号为语音,声音,
图形和成像应用
超级哈佛结构计算机(SHARC) -
对于四双数据独立总线,说明书,
和I / O
32位IEEE浮点计算单元 -
乘法器,ALU和移位
1兆位片上SRAM存储器和集成I/ O
外围-A完整的系统级芯片
集成的多重特点
主要特点
50 MIPS,20 ns指令速率,单周期指令
执行
120 MFLOPS峰值,80 MFLOPS持续性能
双数据地址发生器与模和比特
反转寻址
高效的程序与测序零开销
循环:单周期循环设置
IEEE JTAG标准1149.1测试访问端口和
片上仿真
240引脚封装MQFP
225球塑料球栅阵列(PBGA)
引脚兼容ADSP-21060(4兆位)和
ADSP-21062(2兆)
灵活的数据格式和40位扩展精度
32位单精度和40位扩展精度
IEEE浮点数据格式
32位定点数据格式,整数和分数,
80位累加器
并行计算
单周期乘法和ALU操作并联
双存储器读/写和取指令
乘以加减加速进行FFT
蝶形运算
1024点复数FFT基准:0.37毫秒(18221周期)
1兆位可配置片上SRAM
双端口由核心处理器独立访问
和DMA
配置为32K字数据存储器(32位),16K
字的程序内存(48位)或组合
两个高达1 Mbit
片外存储器接口技术
4 Gigawords寻址(32位地址)
可编程等待状态产生,页面模式DRAM
支持
|
|