|
IC库存索引: | A B C D E F G H I J K L M N O P Q R S T U V W X Y Z 0 1 2 3 4 5 6 7 8 9 |
最新IC库存 |
新闻资讯 |
当前位置:首页 > 新闻资讯 |
EP1AGX50DF1152I6N
EP1AGX35DF780I6N EP1AGX50CF484C6N EP1AGX50DF1152C6N EP2AGX125EF29I6N EP2AGX95EF35I6N EP2A40B724I9N EP2A40F1020I8N EP2A40F672I8N EP2A25F672I8N EP2A25B724I7N EP2A15FF672I8N EP2A15B724I7N EP2A15F672I8N EP2AGX95EF35C6N EP2AGX125EF35C5N EP2A40B724C9N EP2A40F1020C8N EP2A40F672C8N EP2A25F672C8N EP2A25B724C7N EP2A15FF672C8N EP2A15B724C7N EP2A15F672C8N EP4SE530F40I3N EP4SE290H29I2N EP4SE290F40I2N EP4SE680H35I3N EP4SE680F43I3N EP4SE680F40I3N EP4SE360H29I2N EP4SE360F40I2N EP4SE290F35I2N EP4SE230F29I2N EP4SE110F29I2N EP4SGX530NF45I2N EP4SGX530KH40I2N EP4SGX530HH35I2N EP4SGX230KF40I2N EP4SGX230HF35I2N |
CYP15G0401DXB-BGI原装现货热销/CYPRESS品牌代理/价格/图片/PDF 发布时间:2015/6/5 14:49:29 产品特点 •四通道收发器为195到1500 MBd的串行
信令速率
12千兆位-Aggregate吞吐量/秒
•第二代HOTLink®技术
•符合多种标准
-ESCON,DVB-ASI,光纤通道和千兆
以太网(IEEE802.3z支持)
-CYV15G0401DXB也符合SMPTE 259M
和SMPTE 292M
-8B / 10B编码或10位未编码数据
•可选校验/生成
•可选的多通道绑定选项
- 四个8位通道
- 两个16位通道
酮的32位信道
-N×32位通道支持(芯片间)
•用于抵消多个字节对齐偏移支持
•可选择的输入/输出时钟选项
•多帧™接收成帧器
比特和字节对齐
-Comma或全K28.5检测
-Single-或者多字节成帧器的字节对齐
- 低延时选项
•同步LVTTL并行接口
•可选弹性缓冲的接收路径
•可选阶段对齐缓冲区中传输路径
•内部锁相环(PLL)的,没有外部
PLL元件
•每双差分PECL兼容的串行输入
通道
- 内部DC-恢复
•每双差分PECL兼容的串行输出
通道
-source匹配的50Ω传输线路
- 无需外部偏置电阻
- 信号速率控制边率
•兼容
- 纤维光模块
- 铜电缆
主板 - 电路走线
•JTAG边界扫描
•内建自测试(BIST)于高速链路测试
•每通道链路质量指示
- 模拟信号检测
- 数字信号检测
•低功耗2.5W @ 3.3V典型
•单3.3V电源
•256球热增强型BGA
•0.25μBiCMOS技术
功能说明
该CYP(V)15G0401DXB [1]四路的HOTLink II™收发器
是一个点对点或点对多点通信
积木允许数据通过高速传输
串行链路(光纤,平衡和不平衡铜
传输线)的信令速率从
195到1500 MBd的每串行链路。
该CYV15G0401DXB满足SMPTE 259M和
SMPTE 292M符合具体根据EG34-1999病理
测试要求。
在每个装置中的多个信道可被组合以
允许在有显著的距离宽巴士运输
最小的顾虑在时钟相位或链路的时延补偿。每
发送通道并行接收中的字符输入
注册,编码每一个字符进行运输,转换
它为串行数据。每个接收通道接收串行数据
将其转换为并行数据,将数据解码成字符,
并提出这些字符输出寄存器。图1
说明独立主机之间的典型连接
系统和相应的CYP15G0401DXB部分。
如
一
第二代
的HOTLink
设备,
该
CYP(V)15G0401DXB扩展的HOTLink家庭
增强的集成和更快的数据传输速率的水平,同时
保持串行链路兼容性(数据,指令,和
BIST)与其他HOTLink器件。发送(TX)第
的CYP(Ⅴ)15G0401DXB四路的HOTLink II由四个
可以独立操作的字节宽的信道或
键合,以形成较宽的总线。每个通道都可以接受
八位数据的字符或预编码的10位传输
字符。数据字符从发送传递
输入寄存器到嵌入式8B / 10B编码器,以改善
其串行传输特性。这些编码
字符序列,然后和输出双正
ECL(PECL)兼容差分传输线驱动器
在一个比特率的任一10或20倍的输入基准时钟。
在CYP(V)15G0401DXB四的接收(RX)第
的HOTLink II由4字节宽的信道,可以是
独立操作或同步保税更大
带宽。每个通道接受一个串行比特流从一个
两个PECL兼容微分线路接收器,并使用
一个完全集成的锁相环时钟同步器,将恢复
所需的定时数据重建信息。每
恢复串行数据流进行反序列化,并装裱成
字符,8B / 10B解码,并检查传输
错误。恢复解码后的字符,然后写入到
内部弹性缓冲,并提交给目标主机
系统。集成的8B / 10B编码器/解码器可
绕过,在目前外部编码或系统
在并行接口的加扰数据。
对于使用总线不是单一字节宽,这些系统
四个独立的接收路径可一起结合到
允许跨两个字节宽的数据的同步传递
(16位)的路径,或在所有四个字节(32位)。多种
CYP(V)的15G0401DXB设备可以被一起结合到
提供公共汽车超过32位更宽的同步传输。
并行I / O接口,可以为众多配置
时钟的形式来提供系统最高的灵活性
架构。除了时钟发送路径,所述
接收接口可被配置成呈现相关数据,以
一个恢复的时钟或本地参考时钟。
每个发送和接收通道包含一个独立
BIST模式发生器和检查。这BIST硬件
允许在速测试的高速串行数据路径
每个发射和接收部分,和横跨在互连
necting链接。
II的HOTLink器件非常适用于多种应用场合
并行接口可以换成高速,
点至点串行链路。一些应用包括
对交换机,路由器,服务器互连背板和
视频传输系统。
该CYV15G0401DXB通过测试都符合验证
所有的病理测试图案记录在SMPTE
EG34-1999来说,无论是SMPTE 259M和292M的信号
率。测试确保接收器中恢复数据,而不
误差为以下模式:
1.重复20 1和20零。
2.单一阵那些44或44零。
3.重复19那些跟着1零或零19请遵循
由1一个钮。
|
|