|
IC库存索引: | A B C D E F G H I J K L M N O P Q R S T U V W X Y Z 0 1 2 3 4 5 6 7 8 9 |
最新IC库存 |
新闻资讯 |
当前位置:首页 > 新闻资讯 |
EP1AGX50DF1152I6N
EP1AGX35DF780I6N EP1AGX50CF484C6N EP1AGX50DF1152C6N EP2AGX125EF29I6N EP2AGX95EF35I6N EP2A40B724I9N EP2A40F1020I8N EP2A40F672I8N EP2A25F672I8N EP2A25B724I7N EP2A15FF672I8N EP2A15B724I7N EP2A15F672I8N EP2AGX95EF35C6N EP2AGX125EF35C5N EP2A40B724C9N EP2A40F1020C8N EP2A40F672C8N EP2A25F672C8N EP2A25B724C7N EP2A15FF672C8N EP2A15B724C7N EP2A15F672C8N EP4SE530F40I3N EP4SE290H29I2N EP4SE290F40I2N EP4SE680H35I3N EP4SE680F43I3N EP4SE680F40I3N EP4SE360H29I2N EP4SE360F40I2N EP4SE290F35I2N EP4SE230F29I2N EP4SE110F29I2N EP4SGX530NF45I2N EP4SGX530KH40I2N EP4SGX530HH35I2N EP4SGX230KF40I2N EP4SGX230HF35I2N |
cyp15g0101dxb-bbxc原装现货热销/CYPRESS品牌代理/价格/图片/PDF 发布时间:2015/6/5 13:52:43 产品特点 •第二代HOTLink®技术
•符合多种标准
-ESCON®,DVB-ASI,光纤通道和千兆
以太网(IEEE802.3z支持)
-CPRI™兼容
-CYW15G0101DXB符合OBSAI-RP3
-CYV15G0101DXB符合SMPTE 259M和
SMPTE 292M
-8B / 10B编码或10位未编码数据
•从195单通道收发器来操作
1500 MBd的串行数据速率
-CYW15G0101DXB工作于195到1540 MBd的
•可选校验/生成
•可选择的输入时钟选项
•可选择的输出时钟选项
•多帧™接收成帧器
比特和字节对齐
-Comma或全K28.5检测
-Single-多字节成帧器的字节对齐
- 低延时选项
•同步LVTTL并行输入并行输出
接口
•内部锁相环(PLL)的,没有外部
PLL元件
•双差分PECL兼容的串行输入
- 内部DC-恢复
•双差分PECL兼容的串行输出
-source匹配的驱动50Ω传输线
- 无需外部偏置电阻
- 信号速率控制边率
•可选弹性缓冲的接收路径
•可选阶段对齐缓冲区中传输路径
•兼容
- 光纤 - 光模块
- 铜电缆
- 电路板走线
•JTAG边界扫描
•内建自测试(BIST)于高速链路测试
•每通道链路质量指示
- 模拟信号检测
- 数字信号检测
•低功耗1.25W @ 3.3V典型
•单3.3V电源
•100球BGA
•提供无铅封装选项
•0.25μBiCMOS技术
功能说明
该CYP(V)15G0101DXB [1]单通道的HOTLink II™
收发器是一个点对点通信积木
允许数据在高速串行链路的传输
(光纤,平衡和不平衡铜传输
线)的信号速度范围从195到1500 MBd的。
发送通道并行接收中的字符输入
注册,编码每一个字符进行运输,转换
它为串行数据。接收通道接收串行数据
将其转换为并行数据,帧数据以字符bound-
白羊座,解码诬陷字符转换成数据和特殊
字符,呈现这些字符的输出
注册。图1示出之间的典型连接
独立
主持人
系统
和
相应
CYP(V)(W)的15G0101DXB份。作为第二代
的HOTLink装置中,CYP(V)(W)的15G0101DXB延伸
的HOTLink II系列具有增强的集成度和
更快的数据速率,同时保持串行链路兼容性
(数据,指令,和BIST)与其他HOTLink器件。
该CYW15G0101DXB [1]从操作195 1540 MBd的,
它包括操作在两者的OBSAI RP3数据速率
1536 MBd的768 MBd的。
该CYV15G0101DXB满足SMPTE 259M和
SMPTE 292M符合具体根据EG34-1999病理
测试要求。的发送(TX)第
CYP(V)(W)15G0101DXB单通道的HOTLink II由
的一字节宽的通道。该通道可以接受八位
数据的字符或预编码的10位传输
字符。数据字符从发送传递
输入寄存器到嵌入式8B / 10B编码器,以改善
其串行传输特性。这些编码
字符序列,然后和输出双正
ECL(PECL)兼容差分传输线驱动器
在一个比特率的10或20倍的输入基准时钟。
在CYP(V)的接收(RX)段(W)15G0101DXB
单通道的HOTLink II由一个字节宽通道。
信道接收的串行位流从两个一
PECL兼容差分线路接收器,并使用一个
完全集成的锁相环时钟同步器,将恢复
所需的定时数据重建信息。该
回收的比特流进行反序列化,并装裱成
字符,8B / 10B解码,并检查传输
错误。恢复解码后的字符,然后写入到
内部弹性缓冲,并提交给目标主机
系统。集成的8B / 10B编码器/解码器可
绕过,在目前外部编码或系统
在并行接口的加扰数据。
并行I / O接口,可以为众多配置
时钟的形式来提供系统最高的灵活性
架构。除了时钟发送路径接口
来自一个或多个源,所述接收接口可以是
配置为呈现相关数据到一个恢复的时钟或一个
本地参考时钟。
发送和接收通道包含BIST模式
发电机和跳棋,分别。这BIST硬件
允许在速测试的高速串行数据路径
发送和接收部分,以及横跨间
连接链接。
II的HOTLink器件非常适用于多种应用场合
并行接口可以换成高速,
点至点串行链路。一些应用包括
互联
背板
上
开关,
路由器,
基站,服务器和视频传输系统。
该CYV15G0101DXB通过测试都符合验证
所有的病理测试图案记录在SMPTE
EG34-1999来说,无论是SMPTE 259M和292M的信号
率。测试确保接收器中恢复数据,而不
误差为以下模式:
1.重复20 1和20零。
2.单一阵那些44或44零。
3.重复19那些跟着1零或零19请遵循
由1一个钮。
|
|