|
IC库存索引: | A B C D E F G H I J K L M N O P Q R S T U V W X Y Z 0 1 2 3 4 5 6 7 8 9 |
最新IC库存 |
新闻资讯 |
当前位置:首页 > 新闻资讯 |
EP1AGX50DF1152I6N
EP1AGX35DF780I6N EP1AGX50CF484C6N EP1AGX50DF1152C6N EP2AGX125EF29I6N EP2AGX95EF35I6N EP2A40B724I9N EP2A40F1020I8N EP2A40F672I8N EP2A25F672I8N EP2A25B724I7N EP2A15FF672I8N EP2A15B724I7N EP2A15F672I8N EP2AGX95EF35C6N EP2AGX125EF35C5N EP2A40B724C9N EP2A40F1020C8N EP2A40F672C8N EP2A25F672C8N EP2A25B724C7N EP2A15FF672C8N EP2A15B724C7N EP2A15F672C8N EP4SE530F40I3N EP4SE290H29I2N EP4SE290F40I2N EP4SE680H35I3N EP4SE680F43I3N EP4SE680F40I3N EP4SE360H29I2N EP4SE360F40I2N EP4SE290F35I2N EP4SE230F29I2N EP4SE110F29I2N EP4SGX530NF45I2N EP4SGX530KH40I2N EP4SGX530HH35I2N EP4SGX230KF40I2N EP4SGX230HF35I2N |
M35080MN6原装现货热销/ST品牌代理/价格/图片/PDF 发布时间:2015/4/27 10:09:54 兼容SPI总线接口 (正时钟SPI模式)
我单电源电压:4.5 V至5.5 V
我5 MHz的时钟速率(最大)
我16个16位寄存器增量
我字节页写(最多32个字节)
(除了增量寄存器)
我自定时编程周期
的状态寄存器I硬件保护
我调整大小只读EEPROM区
我增强的ESD保护
我1万元擦除/写周期(最小)
我40年的数据保存(最低)
说明
在35080装置由低1024x8比特
动力
EEPROM,
制造
同
意法半导体专有的高耐用性双多晶硅CMOS技术。该装置由一个简单的SPI-相兼容访问BLE串行接口。总线信号包括一个串行时钟输入端(C)的一个串行数据输入(D)和一串行数据输出(Q),如表1所示。该器件被选中当片选输入(S)为低。在低数据移入时钟高的转变,C.数据逐个从在高到时钟的低转换。
内存的组织在32个字节的页面。
然而,第一页没有在同一处理
方式与其他人。相反,它被认为是对CON组
SIST 16个16位寄存器增量。每
寄存器可以使用传统的修改
写指令,但新的价值将只
如果它是大于当前值接受。
因此,每个寄存器被限制为被修改
单调上升。
这是在应用中,有必要用
实施是从保护计数器
欺诈篡改(如在汽车的里程表,
电表,或理货剩余贷款)。
SIGNAL描述
串行输出(Q)
输出引脚用于传输数据串行出
记忆中。数据移出在下降
串行时钟的边缘。
串行输入(D)
输入引脚用于传输数据连续到
设备。指令,地址和数据
要被写入,每个都接收这种方式。输入
锁存串行时钟的上升沿。
串行时钟(C)的
串行时钟提供定时的串行
接口(如在图3中示出)。说明,AD-
衣服,或数据被锁存,从输入端子,上
在时钟输入的上升沿。输出数据
在Q的下降沿后脚状态改变
时钟输入。
片选(S)
当S为高时,存储器装置被选中,
和Q输出引脚处于高阻抗保持
状态。除非内部写操作理解
方式,存储装置被放置在它的待机
功率模式。
接通电源后,在S从高至低转换为重
任何操作的开始之前quired。
写保护(W)
存储装置的保护功能是
总结于表3中。
硬件写保护,通过在W控制
脚,限制写访问状态寄存器
|
|