|
IC库存索引: | A B C D E F G H I J K L M N O P Q R S T U V W X Y Z 0 1 2 3 4 5 6 7 8 9 |
最新IC库存 |
新闻资讯 |
当前位置:首页 > 新闻资讯 |
EP1AGX50DF1152I6N
EP1AGX35DF780I6N EP1AGX50CF484C6N EP1AGX50DF1152C6N EP2AGX125EF29I6N EP2AGX95EF35I6N EP2A40B724I9N EP2A40F1020I8N EP2A40F672I8N EP2A25F672I8N EP2A25B724I7N EP2A15FF672I8N EP2A15B724I7N EP2A15F672I8N EP2AGX95EF35C6N EP2AGX125EF35C5N EP2A40B724C9N EP2A40F1020C8N EP2A40F672C8N EP2A25F672C8N EP2A25B724C7N EP2A15FF672C8N EP2A15B724C7N EP2A15F672C8N EP4SE530F40I3N EP4SE290H29I2N EP4SE290F40I2N EP4SE680H35I3N EP4SE680F43I3N EP4SE680F40I3N EP4SE360H29I2N EP4SE360F40I2N EP4SE290F35I2N EP4SE230F29I2N EP4SE110F29I2N EP4SGX530NF45I2N EP4SGX530KH40I2N EP4SGX530HH35I2N EP4SGX230KF40I2N EP4SGX230HF35I2N |
Virtuoso混合信号行为建模 技术 发布时间:2013/1/23 16:03:18 顶级全芯片验证已成为最大的挑战是将混合信号芯片生产。工程师必须手动产生的行为模型,并验证其功能 对原设计的一致性。 Cadence公司® 的Virtuoso®混合信号行为建模技术提供自动化,可见性,易用性,加快和简化的模型生成和验证过程。
行为建模面临的挑战混合信号仿真器支持行为模型的模拟部分的设计采用Verilog-A和与实数模型的Verilog-AMS。但瓶颈的混合信号验证仍然存在在产生行为模型,然后验证它们的功能和一致性对原来的设计。设计师和验证工程师花费了大量的时间和精力写这些模型的手。由于这是一个专门的,耗时的技能,很多球队缺乏
经验或所需的资源做到这一点。如果没有一个良好的工作流程沟通和管理的变化,和无的图形表示的设计,使变更透明的,模型生成和验证可以是一个乏味的的过程。Cadence公司提供两种技术完全解决这些挑战:Virtuoso原理图模型生成器和Virtuoso AMS设计与模型验证程序。
Virtuoso原理图模型
发电机Virtuoso原理图模型生成器(SMG)紧密集成到的Virtuoso设计环境和使生成的模拟/混合信号的行为模型原理图的表示的行为模式。原理图视图,然后处理,以生成的行为模式。有了这个方法,行为建模更容易理解,它是自动参与团队成员,它是更好地管理相比手动文本输入。炫技SMG是易于使用,利用Virtuoso原理图
编辑器组装块放置,有线和校准。 modelschematics可以重复使用,共享,配置和易于维护。设计的图形表示功能。
的Virtuoso AMS设计与模型
验证
Virtuoso AMS设计和模型验证(amsDmv)提供了一个综合模型验证解决方案,以验证行为参考模拟模型对
设计中采用模拟。它被集成与Virtuoso设计环境,提供一个自动化的过程,传递失败输出,报告和大量的调试
能力来验证的行为模型。SMG的紧密集成和amsDmv内的Virtuoso设计环境过程带来自动化产生的行为模式和
验证其一致性与设计。
优点
Virtuoso原理图模型生成器
•从现有的模型创建合资格的建筑块库
•构建块放置,有线,使用配置和校准标准示意图
•支持Verilog-AMS和Wreal可选的校准从模型模拟设计环境XL
•改进的一致性和模型质量
|
|