|
IC库存索引: | A B C D E F G H I J K L M N O P Q R S T U V W X Y Z 0 1 2 3 4 5 6 7 8 9 |
最新IC库存 |
新闻资讯 |
当前位置:首页 > 新闻资讯 |
EP1AGX50DF1152I6N
EP1AGX35DF780I6N EP1AGX50CF484C6N EP1AGX50DF1152C6N EP2AGX125EF29I6N EP2AGX95EF35I6N EP2A40B724I9N EP2A40F1020I8N EP2A40F672I8N EP2A25F672I8N EP2A25B724I7N EP2A15FF672I8N EP2A15B724I7N EP2A15F672I8N EP2AGX95EF35C6N EP2AGX125EF35C5N EP2A40B724C9N EP2A40F1020C8N EP2A40F672C8N EP2A25F672C8N EP2A25B724C7N EP2A15FF672C8N EP2A15B724C7N EP2A15F672C8N EP4SE530F40I3N EP4SE290H29I2N EP4SE290F40I2N EP4SE680H35I3N EP4SE680F43I3N EP4SE680F40I3N EP4SE360H29I2N EP4SE360F40I2N EP4SE290F35I2N EP4SE230F29I2N EP4SE110F29I2N EP4SGX530NF45I2N EP4SGX530KH40I2N EP4SGX530HH35I2N EP4SGX230KF40I2N EP4SGX230HF35I2N |
CY7C68013A-56PVXC原装现货热销/TI品牌代理/价格/图片/PDF 发布时间:2014/7/4 9:52:25 赛普拉斯半导体公司(Cypress的)EZ-USB FX2LP(CY7C68013A/14A)是一款低功耗版本 EZ-USB FX2(CY7C68013),这是一种高度集成的, 低功耗USB2.0微控制器。通过集成的USB2.0 收发器,串行接口引擎(SIE),增强型8051 微控制器,并在一个可编程的外围接口 单芯片,赛普拉斯创造了一个极具成本效益的解决方案 它提供了与低卓越的时间将产品推向市场的优势 电源,使总线供电的应用。 FX2LP结果在数据传输的巧妙架构 每秒53兆字节的速率,最大允许 USB 2.0的带宽,而仍然使用低成本8051微控制器在一个包,小到一个56 QFN封装。因为它采用了USB2.0收发器,FX2LP是更经济, 提供比USB更小尺寸解决方案2.0 SIE或 外部收发器实现。与EZ-USB FX2LP, 赛普拉斯智能SIE处理大部分的USB1.1和2.0 协议在硬件,释放嵌入式微控制器 应用程序特定的功能,降低开发 时间以确保USB兼容性。 通用可编程接口(GPIF)和 主/从端点FIFO(8 - 或16-bit数据总线)提供 一个简单和无缝连接流行的接口,如 ATA,UTOPIA,EPP,PCMCIA和大多数DSP/处理器。 FX2LP的耗电量大大高于FX2减流动 (CY7C68013),有双芯片上的代码/数据RAM和是 配合,形式和功能与兼容56 - ,100 - 和128 - 引脚FX2。 四个包被定义为家庭:56 SSOP,56 QFN封装, 100 TQFP和128 TQFP封装。
特点(CY7C68013A/14A/15A/16A) •USB 2.0 USB-IF高速认证(TID#40440111) •单芯片集成了USB2.0收发器,智能SIE, 和增强的8051微处理器 •飞度,形式和功能与FX2兼容 - 引脚兼容 - 目标代码兼容 - 功能兼容(FX2LP是一个超集) •超低功耗:ICC不超过85马云在任何模式下 - 非常适于总线和电池供电应用 •软件:8051代码运行的: - 内部RAM,它是通过USB下载 - 内部RAM,这是从EEPROM加载 - 外部存储设备(128引脚封装) •片上代码/数据RAM的16千字节 •四个可编程批量/中断/同步端点 - 缓冲选项:双人,三人和四 •其他可编程(批量/中断)64字节 端点 •8 - 或16-bit外部数据接口 •智能媒体标准ECC代 •GPIF(通用可编程接口) - 允许直接连接到大多数并行接口 - 可编程波形描述符和配置寄存器来定义波形 - 支持多种就绪(RDY)输入和控制 (CTL)输出 •集成的,符合行业标准的增强型8051 - 48兆赫,24兆赫,或12 MHz的CPU操作 - 每个指令周期4个时钟周期 - 两个USART - 三个计数器/定时器 - 扩展的中断系统 - 两个数据指针 •5V容限输入3.3V操作 •矢量USB中断和GPIF/ FIFO中断 •独立的数据缓冲区的设置和数据部分 CONTROL传输 •集成I 2 C控制器,运行在100或400千赫 •四个集成的FIFO - 集成胶合逻辑和FIFO降低系统成本 - 自动转换和16位总线 - 硕士或从属操作 - 使用外部时钟或异步选通 - 易于接口ASIC和DSP芯片 1.1特点(CY7C68013A/14A只) •CY7C68014A:适合电池供电的应用 - 挂起电流:100μA(典型值) •CY7C68013A:适合非电池供电应用 - 挂起电流:300μA(典型值) •提供多达40个GPIO4无铅封装 - 128引脚TQFP(40个GPIO),100引脚TQFP(40个GPIO), 56引脚QFN(24个GPIO)和56引脚SSOP(24个GPIO) |
|