|
IC库存索引: | A B C D E F G H I J K L M N O P Q R S T U V W X Y Z 0 1 2 3 4 5 6 7 8 9 |
最新IC库存 |
新闻资讯 |
当前位置:首页 > 新闻资讯 |
EP1AGX50DF1152I6N
EP1AGX35DF780I6N EP1AGX50CF484C6N EP1AGX50DF1152C6N EP2AGX125EF29I6N EP2AGX95EF35I6N EP2A40B724I9N EP2A40F1020I8N EP2A40F672I8N EP2A25F672I8N EP2A25B724I7N EP2A15FF672I8N EP2A15B724I7N EP2A15F672I8N EP2AGX95EF35C6N EP2AGX125EF35C5N EP2A40B724C9N EP2A40F1020C8N EP2A40F672C8N EP2A25F672C8N EP2A25B724C7N EP2A15FF672C8N EP2A15B724C7N EP2A15F672C8N EP4SE530F40I3N EP4SE290H29I2N EP4SE290F40I2N EP4SE680H35I3N EP4SE680F43I3N EP4SE680F40I3N EP4SE360H29I2N EP4SE360F40I2N EP4SE290F35I2N EP4SE230F29I2N EP4SE110F29I2N EP4SGX530NF45I2N EP4SGX530KH40I2N EP4SGX530HH35I2N EP4SGX230KF40I2N EP4SGX230HF35I2N |
XC95144XL-10TQG100I原装现货热销/XILINX 品牌代理/价格/图片/PDF 发布时间:2014/6/19 9:57:19 产品特点 •优化的高性能3.3V系统
- 5 ns的引脚到引脚的逻辑延迟,与内部系统 频率高达208 MHz的
- 小尺寸封装,包括VQFPs,TQFPs 和CSP(芯片级封装)
- 无铅适用于所有的软件包
- 低功耗运行
- 5V的I/ O引脚接受5V,3.3V和2.5V 信号
- 3.3V或2.5V输出能力
- 先进的0.35微米特征尺寸的CMOS FastFLASH技术
•先进的系统功能
- 在系统可编程
- 高级引脚锁定和绕线与 快速连接II™开关矩阵
- 特宽54输入功能块
- 高达90产品条款每个宏单元与 个别产品的长期分配
- 本地时钟反演三个全球和一个 产品长期时钟
- 每个输出引脚与当地个人输出使能 逆温
- 对所有用户和边界扫描引脚输入迟滞 输入
- 对所有用户引脚输入总线保持电路
- 支持热插拔功能
- 完整的IEEE标准1149.1边界扫描(JTAG) 在所有的设备都支持
•四个引脚兼容的器件密度
- 36到288个宏单元,具有800至6400可用 门
•快速并行编程
•个人输出压摆率控制
•增强的数据安全功能
•优秀的质量和可靠性
- 10,000编程/擦除周期耐力评级
- 20年的数据保留
•与5V核心XC9500系列中常见的引脚兼容 装足迹
系列概述
该FastFLASH XC9500XL系列是3.3V CPLD系列 针对高效能,低电压应用 先进的通信和计算系统, 其中高器件的可靠性和低功耗 重要。每个XC9500XL器件支持在系统编程(ISP)和完整的IEEE1149.1(JTAG)边界扫描,使卓越的调试和设计迭代 能力小外形封装。该XC9500XL 系列的设计与赛灵思的Virtex紧密合作,
的Spartan-XL和XC4000XL FPGA系列,使系统 设计人员快速接口之间的最佳逻辑分区 电路和高密度的通用逻辑。如图所示 在表1中,对XC9500XL器件范围逻辑密度 从800到6400个可用门有36到288的寄存器,
分别。多种封装选项以及相关的I / O 容量见表2,XC9500XL家庭成员是完全引脚兼容,允许跨越多个密度选项中给定的包简单的设计移植 足迹。 该XC9500XL建筑特色解决在系统可编程的要求。增强的引脚锁定
能力,避免了代价高昂的返工板。在系统编程的整个完整的商业操作范围和 编程耐久性评价提供无忧
系统现场升级的重新配置。扩展数据 保留支持更长和更可靠的系统运行寿命。 先进的系统功能包括输出摆率控制 和用户可编程的接地引脚,以帮助降低系统 噪声。每个用户引脚与5V,3.3V和2.5V兼容 输入和输出可能为3.3V或2.5V被配置。
操作。该XC9500XL器件具有对称全
3.3V输出电压摆幅,使均衡的兴衰
次。其他详细信息可以在应用程序中找到
在17页上的“延伸阅读”上市票据。
体系结构描述
每个XC9500XL设备是一个子系统包括多个功能块(FB)和I / O模块(IOB)的快速连接II开关矩阵完全互连。该IOB 提供了缓冲装置的输入和输出。每个FB 提供可编程逻辑能力与超宽 54inputs和18个输出。快速连接II切换器 矩阵连接所有FB的输出和输入信号的FB 输入。对于每个FB,最多18个输出(取决于封装引脚数)和相关的输出使能信号驱动 直接到IOB的。见图1 功能块 每个功能块,如图2所示是由 18个独立的宏单元,每个有能力实施 一个组合或注册的功能。在FB还接收 全局时钟,输出使能,并置位/复位信号。在FB 产生18输出,驱动快速连接开关 矩阵。这18个输出和其相应的输出 使能信号也推动了IOB。 在FB中的逻辑是利用求和 - 产品实施 表示。五十四输入提供108真实和补充信号到可编程与阵列形成 90产品的条款。任何数量的此类产品而言,高达 90可用的,可以通过将分配给每个宏单元 乘积项分配器。
|
|